2 mc68ec030 技术的 数据 MOTOROLA
介绍
这 mc68ec030是 一个 整体的 控制那包含 这能力 的这 mc68030integer
单位, 一个 数据 cache, 一个 操作指南 cache, 一个 进入 控制单位(acu), 和 一个改进 总线 控制 on
一个 vlsi设备.它维持这 32-位 寄存器有和这 全部 m68000家族 作好 作 the
32-位 地址 和 数据 paths, rich 操作指南设置,多功能的寻址 模式,和有伸缩性的coprocessor
接口 提供 和 这 mc68020 和 mc68030. 在 增加, 这 内部的 行动 的 这个 整体的
控制是 设计 至 运作 在并行的, 准许操作指南 执行 至 proceed 在并行的和
accesses 至 这 内部的 caches 和 这 总线 控制.
这 mc68ec030 全部地 支持这nonmultiplexed 异步的总线的这MC68020 和MC68030
作 好 作这动态总线 sizingmechanism 那准许这 控制至转移operands 至 或者 从
外部 设备 当 automatically determining 设备 端口 大小在一个循环-用-循环基准. 在增加 to
这 异步的 总线, 这 mc68ec030 也 支持 这 快 同步的 总线 的 这 mc68030 为止-
碎片 caches 和 快 memories. 像 这 mc68030, 这 mc68ec030 总线 是 有能力 的 fetching 向上 至 四
长 words 的 数据 在 一个 burst 模式 兼容 和 dram 碎片 那 有 burst 能力. burst 模式 能
减少 (向上 至 50 百分比) 这 时间 需要 至 fetch 这 四 长 words.这四长 words是 使用
至 prefill这 在-碎片 操作指南和数据caches 所以 那这hit比率 的这 caches 是 改进和 the
平均 进入 时间 为 operand fetches 是 使减少到最低限度.
这 mc68ec030是specifically设计 至支持 高 效能当使用 低-费用(dram)
记忆subsystems. 结合和这 mc88916时钟一代和分发电路, the
mc68ec030 提供 简单的 接口 至更小的速 记忆subsystems. 这 mc88916(看图示
1) 提供 这 准确的时钟 信号必需的 至efficiently控制记忆subsystems, eliminating
系统 设计 constraints 预定的 至 时钟 一代 和 分发.
MC68EC030
(40 mhz)
MC88916
20 mhz
osc.
控制
时钟 (40 mhz)
总线 时钟
(40 mhz)
总线 时钟
(80 mhz)
3
总线 时钟
(20 mhz)
图示 1. mc68ec030 时钟 电路系统
这 块图解显示 在 图示 2 depicts 这主要的sections 的 这 mc68ec030和 illustrates the
autonomousnature 的 这些blocks. 这 总线 控制 组成 的 这地址 和数据 焊盘, the
multiplexers 必需的 至 支持动态总线 sizing,和 一个microbus 控制那schedules 这 总线
循环 在 这 基准 的 priority. 这 micromachine 包含 这 执行单位 和所有 related 控制逻辑.
microcode 控制 是 提供 用 一个 修改 二-水平的 store 的 microrom和 nanorom包含 在 the
micromachine. 编写程序 逻辑 arrays (plas) 是使用 至 提供 操作指南 decode和sequencing
F
r
e
e
s
c
一个
l
e
S
e
m
i
c
o
n
d
u
c
t
o
r
,
I
freescale 半导体, 公司
为 更多 信息 在 这个 产品,
go 至: www.freescale.com
n
c
.
.
.