6
输出 电路 仔细考虑
极好的 接合 和 ttl 电路系统 是 容易地 达到
和 一个 单独的 6.2v 齐纳 二极管 连接 至 终端 8 作
显示 在 图示 1. 这个 连接 assures 那 这
最大 输出 信号 摆动 将 不 go 更多 积极的 比
这 齐纳 电压 minus 二 根基-至-发射级 电压 drops
在里面 这 ca3140. 这些 电压 是 独立 的 这
运行 供应 电压.
图示 2 显示 输出 电流 sinking 能力 的 这
ca3140 在 各种各样的 供应 电压. 输出 电压 摆动 至
这 负的 供应 栏杆 准许 这个 设备 至 运作 两个都
电源 晶体管 和 thyristors 直接地 没有 这 需要 为
水平的 shifting 电路系统 通常地 有关联的 和 这 741 序列
的 运算的 amplifiers.
图示 4 显示 一些 典型 configurations. 便条 那 一个
序列 电阻, r
L
, 是 使用 在 两个都 具体情况 至 限制 这 驱动
有 至 这 驱动 设备. moreover, 它 是 推荐
那 一个 序列 二极管 和 调往 二极管 是 使用 在 这 thyristor
输入 至 阻止 大 负的 瞬时 surges 那 能
呈现 在 这 门 的 thyristors, 从 损害的 这
整体的 电路.
补偿 电压 趋于零
这 输入 补偿 电压 能 是 nulled 用 连接 一个 10k
Ω
分压器 在 terminals 1 和 5 和 returning 它的
wiper arm 至 终端 4, 看 图示 3a. 这个 技巧,
不管怎样, 给 更多 调整 范围 比 必需的 和
因此, 一个 considerable portion 的 这 分压器
旋转 是 不 全部地 使用. 典型 值 的 序列 电阻器
(r) 那 将 是 放置 在 也 终止 的 这 分压器,
看 图示 3b, 至 优化 它的 utilization 范围 是 给 在
这 电的 specifications 表格.
一个 alternate 系统 是 显示 在 图示 3c. 这个 电路 使用
仅有的 一个 额外的 电阻 的 大概 这 值
显示 在 这 表格. 为 电位器, 在 这个 这
阻抗 做 不 漏出 至 0
Ω
在 也 终止 的 旋转, 一个
值 的 阻抗 10% 更小的 比 这 值 显示 在 这
表格 应当 是 使用.
低 电压 运作
运作 在 总的 供应 电压 作 低 作 4v 是 可能
和 这 ca3140. 一个 电流 调整器 为基础 在之上 这 PMOS
门槛 电压 维持 合理的 常量 运行
电流 和 hence consistent 效能 向下 至 这些
更小的 电压.
这 低 电压 限制 occurs 当 这 upper extreme 的
这 输入 一般 模式 电压 范围 extends 向下 至 这
电压 在 终端 4. 这个 限制 是 reached 在 一个 总的 供应
电压 just 在下 4v. 这 输出 电压 范围 也 begins 至
扩展 向下 至 这 负的 供应 栏杆, 但是 是 slightly 高等级的
比 那 的 这 输入. 图示 8 显示 这些 特性 和
显示 那 和 2V 双 供应, 这 更小的 extreme 的 这 输入
一般 模式 电压 范围 是 在下 地面 潜在的.
3
2
4
CA3140
8
6
7
V+
5v 至 36v
6.2v
≈
5V
逻辑
供应
5V
典型
ttl 门
图示 1. 齐纳 夹紧 二极管 连接 至
terminals 8 和 4 至 限制 ca3140 输出
摆动 至 ttl 水平
1
0.01 0.1
加载 (sinking) 电流 (毫安)
1.0 10
10
100
1000
输出 平台 晶体管 (q
15
, q
16
)
饱和 电压 (mv)
供应 电压 (v-) = 0v
T
一个
= 25
o
C
供应 电压 (v+) = +5v
+15V
+30V
图示 2. 电压 横过 输出 晶体管 (q
15
和 q
16
) vs 加载 电流
图示 3a. 基本
图示 3b. 改进 决议
图示 3c. simpler 改进 决议
图示 3. 三 补偿 电压 趋于零 方法
3
2
4
CA3140
7
6
V+
5
1
v-
10k
Ω
3
2
4
CA3140
7
6
V+
5
1
v-
10k
Ω
R
R
3
2
4
CA3140
7
6
V+
5
1
v-
10k
Ω
R
ca3140, ca3140a