3-8
定时 图解
详细地 描述
这 函数的 块 图解 的 这 ca3162e 显示 这 v/i
转换器 和 涉及 电流 发生器, 这个 是 这 heart
的 这 系统. 这 v/i 转换器 converts 这 输入 电压
应用 在 管脚 10 和 11 至 一个 电流 那 charges 这
integrating 电容 在 管脚 12 为 一个 predetermined 时间 inter-
val. 在 这 终止 的 这 charging 间隔, 这 v/i 转换器 是 dis-
连接 从 这 integrating 电容, 和 一个 带宽 间隙
涉及 常量 电流 源 的 opposite 极性 是
连接. 这 号码 的 时钟 counts 那 elapse 在之前 这
承担 是 restored 至 它的 原来的 值 是 一个 直接 measure 的
这 信号 induced 电流. 这 restoration 是 sensed 用 这
比较器, 这个 在 转变 latches 这 计数器. 这 计数 是
然后 多路复用 至 这 bcd 输出.
这 定时 为 这 ca3162e 是 有提供的 用 一个 786hz 环绕
振荡器, 和 这 输入 在 管脚 6 确定 这 抽样 比率.
一个 5v 输入 提供 一个 高 速 抽样 比率 (96hz), 和
grounding 或者 floating 管脚 6 提供 一个 低 速 (4hz) sam-
pling 比率. 当 管脚 6 是 fixed 在 +1.2v (用 放置 一个 12k
电阻 在 管脚 6 和 这 +5v 供应) 一个 “hold” 特性 是
有. 当 这 ca3162e 是 在 这 支撑 模式, 抽样
持续 在 4hz 但是 这 显示 数据 是 latched 至 这 last
读 较早的 至 这 应用 的 这 1.2v. 除去 的 这
1.2v restores 持续的 显示 改变. 便条, 不管怎样,
那 这 抽样 比率 仍然是 在 4hz.
图示 1 显示 这 定时 的 抽样 和 数字 选择 脉冲
为 这 高 速 模式. 便条 那 这 基本 一个/d 转换
处理 需要 大概 5ms 在 两个都 模式.
这 “eee” 或者 “---” 显示 表明 那 这 范围 的 这 系统
有 被 超过 在 这 积极的 或者 负的 方向,
各自. 负的 电压 至 -99mv 是 displayed 和 这
minus sign 在 这 msd. 这 bcd 代号 是 1010 为 一个 负的
overrange (---) 和 1011 为 一个 积极的 overrange (eee).
2ms/div.
200mV
500mV
500mV
500mV
管脚 号码
5 (lsd)
4 (msd)
3 (nsd)
12
图示 1. 高 速 模式
图示 2. 基本 数字的 读出 系统 使用 这 ca3162e 和 这 ca3161e
注释:
1. 这 电容 使用 here 必须 是 一个 低 dielectric absorption 类型
此类 作 一个 polyester 或者 polystyrene 类型.
2. 这个 电容 应当 是 放置 作 关闭 作 可能 至 这 电源
和 地面 管脚 的 这 ca3161e.
CA3161E
10
6
2
1
7
713
16
15
1
2
10
k
Ω
38
10
9
15
14
11
12
13
增益
ADJ
R1
150
Ω
R2
150
Ω
R3
150
Ω
MSD NSD LSD
BCD
数字
输入
高
低
输出
驱动器
4
5
3
16
11
6
正常的
低 速 模式:
v6 = 地面 或者
打开
支撑:
V
6
= 1.2v
高 速 模式:
V
6
= 5v
CA3162E
8 129 14
0.27
µ
F
0.1
µ
F
便条 1
便条 2
+5V
一般
anode led
显示
电源
2n2907, 2n3906
或者 equiv.
1k
Ω
数字
驱动器
CA3162E
管脚
3, 4, 5
75
Ω
bcd 段
驱动器
CA3162E
管脚
1, 2, 15, 16
一个
b
c
d
f
g
e
一个
b
c
d
f
g
e
一个
b
c
d
f
g
e
ca3162, ca3162a