5
UCC1583
UCC2583
UCC3583
为 这 电路 显示 在 图示 5a, CC1 是 charged 当
这 变压器 电压 是 积极的 和 这 同步的
转变 是 在. 在 这 止 时期 的 q-同步, 这 承担
是 transferred 至 CC2 通过 二极管 dc2. 二极管 DC3
charges CC2 在 这 blocking 间隔 的 q-同步.
这个 方法 是 preferable 当 这 变压器 积极的
电压 是 高 足够的 至 发生 这 必需的 偏差 volt-
age. 为 这 电路 显示 在 图示 5b, CC1 是 charged
在 这 时期 当 反转 (重置) 电压 呈现
横过 这 secondary. 这 承担 在 CC1 是 transferred
至 CC2 通过 DC2 当 q-同步 转变 在. 这个
方法 是 preferable 当 这 反转 电压 是 高
足够的 至 发生 这 必需的 偏差 电压. 这 序列
电阻 应当 是 选择 至 handle 这 必需的 电压
漏出 在 全部 IC 运行 电流 当 这 齐纳 clamp
横过 vdd 和 com 是 使活动.
这 下列的 是 一个 描述 的 这 主要的 函数的
blocks 的 这 ucc3583. 谈及 至 图示 6 (典型 appli-
cation 电路) 为 组件 designations.
uvlo 和 开始 向上
这 UCC3583 有 一个 内部的 欠压 lockout cir-
cuit 这个 keeps 这 内部的 电路系统 inactive 直到 VDD
超过 这 upper 门槛 (9v). Once 这 碎片 是 acti-
vated, VDD 有 至 是 在之上 这 更小的 UVLO 门槛
(8.4v) 为 它 至 仍然是 函数的. 这 IC 需要 一个 低
startup 电流 的 仅有的 100
µ
一个 当 VDD 是 下面 这
UVLO 门槛. VDD 有 一个 内部的 clamp 的 14V
这个 能 下沉 向上 至 10ma. Measures 必须 是 带去 不
至 超过 这个 电流. 这 内部的 涉及 (ref) 是
brought 向上 当 这 uvlo 在 门槛 是 超过.
这 软 开始 管脚 提供 一个 有效的 意思 至 开始 这
IC 在 一个 控制 manner. 一个 内部的 电流 的 10
µ
一个
开始 discharging 一个 电容 连接 至 SS 当 这
UVLO 情况 有 被 移除. 这 电压 在
SS 控制 这 职责 循环 的 这 输出 在 这 dis-
承担 时期.
同步 电路 和 振荡器
UCC3583 是 primarily 将 为 synchronizable opera-
tion 在哪里 它的 切换 频率 是 决定 用 这
secondary 脉冲波 的 这 电源 变压器. 不管怎样, 它
有 一个 内部的 振荡器 这个 准许 它 至 运作 在
自由-运动 模式 当 一个 外部 同步
脉冲波 是 不 有. 这 切换 频率 是 deter-
mined 用 电阻 R
T
连接 在 REF 和
RAMP 和 电容 C
T
连接 从 RAMP 至 地.
这 频率 是 给 用:
CH DIS
CH T T
=
+
=••
和
()
()
DIS
T
RAMP p p
RAMP dis
T
=
•
ť
`
这 值 的 R
T
和 C
T
是 也 dictated 用 这 事实
那 这 ramp 是 释放 通过 一个 内部的 imped-
ance 的 2k. 这 值 的 R
T
needs 至 是 在 least 50k 至
确保 那 这 内部的 释放 电流 是 这 电流
通过 R
T
在 这 全部 释放 时期. 这个 re-
sults 在 制造 这 值 的 C
T
相当地 小 为 一个 de-
sired 频率 的 运作.
当 这 同步 信号 是 有, 这 振荡器
频率 应当 是 编写程序 至 是 更小的 比 这
同步 频率 至 确保 恰当的 运作. 一个
大 区别 在 自-运动 和 同步 fre-
quencies leads 至 小 ramp 振幅 和 高等级的
噪音 敏锐的. 这 ramp 电容 是 释放 当
这 同步 信号 arrives 和 begins charging
当 这 低 门槛 是 crossed.
那里 是 二 方法 至 同步 至 这 secondary
脉冲波. 一个 方法 是 至 使用 这 rising 边缘 的 这 秒-
ondary 脉冲波, 这个 减少 这 最大 职责 循环
有. subsequently, 这 邮递 调整器 转变 不能
是 转变 在 在 这 C
T
释放 时间. 这 其它
方法 是 至 使用 这 下落 边缘 的 这 secondary 脉冲波
为 同步. 这个 方法 是 preferable 因为 它
准许 一个 slower 释放 的 这 ramp 电容 没有
影响 这 最大 有 职责 循环 的 这 邮递
调整器. 这 UCC3583 同步 输入 needs 至 reach 一个
fixed 门槛 (1.0v 典型) 为 同步 至 引领
效应. Hence 这 IC 是 usable 和 也 方法 的 syn-
chronization. 不管怎样, 这 UCC3583 振荡器 configu-
限定 是 更好的 suited 为 同步 至 这 下落
边缘. 一个 推荐 方法 至 执行 这 syn-
chronization 是 显示 在 图示 6. 用 连接 同步
至 一个 resistive 分隔物 在 REF 和 这 secondary
终端 s2, 这 同步 是 达到 whenever
这 电压 在 S2 变得 从 一个 负的 值 至 零. R
一个
和 R
B
应当 是 选择 所以 那 这 电压 在 这
同步 管脚 varies 从 0V 至 1v. Placement 的 一个 肖特基
二极管 从 同步 至 COM 阻止 这 电压 在 同步
从 going 负的. 这 内部的 hysteretic 同步 com-
parator 有 一个 反相的 输入 设置 至 0.5v 和 关于
±
0.5v hysteresis.
pwm 比较器
这 UCC3583 使用 一个 leading 边缘 PWM scheme. 在 一个
leading 边缘 pwm, 这 输出 脉冲波 (门 信号) 是
转变 在 当 这 错误 放大器 crosses 这 PWM
ramp 和 转变 止 用 这 时钟/振荡器. Leading 边缘
调制 是 naturally 提供 用 magamp 类型 邮递
regulators 和 是 一个 essential 特性 为 邮递 regulators.
没有 这 leading 边缘 调制 在 一个 多样的 输出
应用 信息 (内容.)