5
ucc1580-1,-2,-3,-4
ucc2580-1,-2,-3,-4
ucc3580-1,-2,-3,-4
UVLO 和 Startup
为 自 片面的 止-线条 产品, -2 和 -4 版本
(uvlo 在 和 止 门槛 的 15V 和 8.5v 典型)
是 推荐. 为 所有 其它 产品, -1 和 -3
版本 提供 这 更小的 在 门槛 的 9v. 这 IC re
-
quires 一个 低 startup 电流 的 仅有的 160
一个 当 VDD 是
下面 这 UVLO 门槛, enabling 使用 的 一个 大 trickle
承担 电阻 (和 相应的 低 电源 dissipa
-
tion) 从 这 输入 电压. VDD 有 一个 内部的 clamp
在 15V 这个 能 下沉 向上 至 10ma. Measures 应当 是
带去 不 至 超过 这个 电流. 为 -2 和 -4 版本,
这个 clamp 必须 是 使活动 作 一个 indication 的 reaching
这 UVLO 在 门槛. 这 内部的 涉及 (ref) 是
brought 向上 当 这 UVLO 在 门槛 是 crossed. 这
startup 逻辑 确保 那 线条 和 REF 是 在之上 和
SHTDWN 是 在下 它们的 各自的 门槛 在之前
输出 是 asserted. 线条 输入 是 有用的 为 monitoring
真实的 输入 电压 和 关闭 止 这 IC 如果 它 falls 是
-
低 一个 编写程序 值. 一个 resistive 分隔物 应当 是
使用 至 连接 这 输入 电压 至 这 线条 输入. 这个
特性 能 保护 这 电源 供应 从 过度的
电流 在 低 线条 电压.
图示 1. 输出 时间 relationships.
应用 信息
udg-95070-2
便条: 波形 是 不 至 规模.
SS
: 一个 电容 从 SS 至 地面 programs 这 软
开始 时间. 在 软 开始, EAOUT 跟随 这 振幅
的 SS’s 慢速地 增加 波形 直到 规章制度 是
达到.
vdd:
碎片 电源 供应 管脚. VDD 应当 是 绕过
至 pgnd. 这 –1 和 –3 版本 需要 VDD 至 ex
-
ceed 9V 至 开始 和 仍然是 在之上 8.5v 至 continue run
-
ning. 一个 调往 clamp 从 VDD 至 地 限制 这 供应
电压 至 15v. 这 –2 和 –4 版本 做 不 开始 直到
管脚 描述 (内容.)