CDCF2510
3.3-v 阶段-锁 循环 时钟 驱动器
scas628b – april 1999 修订 十一月 1999
8
邮递 办公室 盒 655303
•
达拉斯市, 德州 75265
典型 特性
图示 6
静态的 阶段 错误
vs
时钟 频率
阶段 错误 – ps
50 60 70 80 90 100 110 120
f
c
– 时钟 频率 – mhz
–100
–150
–250
–300
–350
–400
–200
–50
0
–450
–500
V
CC
= 3.3 v
C
(ly)
= 25 pf
C
(lf)
= 12 pf
T
一个
= 25
°
C
看 便条 一个
130 140
图示 7
300
250
200
0
jitter – ps
50 60 70 80 90 100 110 120 130 140
150
100
50
循环 至 循环
顶峰 至 顶峰
f
c
– 时钟 频率 – mhz
V
CC
= 3.3 v
C
(ly)
= 25 pf
C
(lf)
= 12 pf
T
一个
= 25
°
C
看 注释 一个 和 b
JITTER
vs
时钟 频率
注释: 一个. 查出 反馈 长度 fbout 至 fbin = 5 mm, z
O
= 50
Ω
b. 阶段 错误 量过的 从 clk 至 fbin
c. cly = lumped 电容的 加载 在 y
d. clf = lumped 反馈 电容 在 fbin