3-37
所有 intersil 半导体 产品 是 制造的, 聚集 和 测试 下面
ISO9000
质量 系统 certification.
intersil 产品 是 出售 用 描述 仅有的. intersil 公司 reserves 这 正确的 至 制造 改变 在 电路 设计 和/或者 specifications 在 任何 时间 没有
注意. accordingly, 这 reader 是 cautioned 至 核实 那 数据 薄板 是 电流 在之前 放置 顺序. 信息 陈设 用 intersil 是 相信 至 是 精确
和 可依靠的. 不管怎样, 非 责任 是 assumed 用 intersil 或者 它的 附属机构 为 它的 使用; 也不 为 任何 infringements 的 专利权 或者 其它 权利 的 第三 部 这个
将 结果 从 它的 使用. 非 执照 是 准予 用 牵涉 或者 否则 下面 任何 专利权 或者 专利权 权利 的 intersil 或者 它的 附属机构.
为 信息 关于 intersil 公司 和 它的 产品, 看 网 站点
http://www.intersil.com
烧-在 电路
便条: 任何 输出 除了 xtal.
图示 9. 典型 改变 在 传播 延迟 作 一个 函数 的 一个 改变 在 加载 电容
类型 V
DD
温度 时间
CDP1802AC 7V +125
o
C 160 小时
图示 10. 偏差/静态的 烧-在 电路
效能 曲线
(持续)
100
75
50
25
0
125
150
∆
传播 延迟 时间
(
∆
t
PLH
,
∆
t
PHL
) (ns)
50 100 150 2000
∆
加载 电容 (
∆
C
L
) (pf)
包围的 温度
(t
一个
) = 25
o
C
V
CC
= v
DD
= 5v
∆
t
PHL
∆
t
PLH
V
CC
= v
DD
= 5v
V
DD
V
DD
NC
NC
V
DD
V
DD
NC
13
1
2
3
4
5
6
7
8
9
10
11
12
14
15
16
17
18
19
20
28
40
39
38
37
36
35
34
33
32
31
30
29
27
26
25
24
23
22
21
所有 电阻器 是 47k
Ω±
20%
cdp1802ac/3