首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:220829
 
资料名称:CH7002D-V
 
文件大小: 199.28K
   
说明
 
介绍:
Scalable VGA to NTSC/PAL Encoder
 
 


: 点此下载
  浏览型号CH7002D-V的Datasheet PDF文件第1页
1
浏览型号CH7002D-V的Datasheet PDF文件第2页
2
浏览型号CH7002D-V的Datasheet PDF文件第3页
3

4
浏览型号CH7002D-V的Datasheet PDF文件第5页
5
浏览型号CH7002D-V的Datasheet PDF文件第6页
6
浏览型号CH7002D-V的Datasheet PDF文件第7页
7
浏览型号CH7002D-V的Datasheet PDF文件第8页
8
浏览型号CH7002D-V的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
CHRONTEL
CH7002D
4201-0000-029 rev6.1, 8/2/99
44-管脚
PLCC
类型 标识 描述
22 输出 C
chrominance 输出
一个 75
末端 电阻, 和 短的 查出, 应当 是 连结 在 c
和 地面 为 最佳的 效能. 使用 的 额外的 过滤 是 discussed 在
应用 信息
部分.
9, 11, 12,
13
向上,
向下,
left,
正确的
位置 控制 (低-至-高 转变, 内部的 拉-向上)
向上, 向下, left, 和 正确的, 准许 这 screen 显示 位置 至 是
moved incrementally, 在 各自 各自的 方向, 为 每 toggle 的 这个 管脚
至 地面. 一个 内部的 施密特 触发 降低 转变 bounce 问题.
这些 管脚 将 是 连接 直接地 至 这 电源 供应 或者 地面.
28 reset*/d
M0
重置 (起作用的 低) /显示 模式 选择 [0] (内部的 pull-up)
这 函数 的 这个 双 使用 管脚 是 决定 用 这 状态 的 这 pmode 管脚.
当 这 pmode 管脚 是 保持 高 (default), 这 reset*/dm0 管脚 变为
reset*. 在 这个 模式, 当 reset* 是 使保持 高 (default), 这 碎片 是 在
运行 状态, 和 当 reset* 是 牵引的 低, 这 全部 碎片 是 重置 和
initialized 至 它的 电源-向上 状态.
当 这 pmode 管脚 是 牵引的 低, 这个 管脚 变为 dm0, 这个 联合的
和 dm1 和 dm2, 提供 为 管脚-程序编制 的 这 7002 显示 模式.
这 管脚-程序编制 是“mux-ed” 和 这 显示 模式 寄存器 selections.
所有 适用 模式 是 描述 在
应用 信息
寄存器
和 程序编制
sections.
29 在/输出 sd/dm1
串行 数据/显示 模式 选择 [1] (内部的 拉-向上)
这 函数 的 这个 双 使用 管脚 是 决定 用 这 状态 的 这 pmode 管脚.
当 这 pmode 管脚 是 保持 高 (default), 这个 管脚 变为 sd, 这 串行
数据 管脚 的 这 i
2
c 接口 端口.
当 这 pmode 管脚 是 牵引的 低, 这个 管脚 变为 dm1, 这个 联合的
和 dm0 和 dm2, 提供 为 管脚-程序编制 的 这 7002 显示 模式.
这 管脚-程序编制 是“mux-ed” 和 这 显示 模式 寄存器 selections.
所有 适用 模式 是 描述 下面 这 程序编制 部分.
30 sc/dm2
串行 时钟/显示 模式 选择 [2] (内部的 拉-向上)
这 函数 的 这个 双 使用 管脚 是 决定 用 这 状态 的 这 pmode 管脚.
当 这 pmode 管脚 是 保持 高 (default), 这个 管脚 变为 sc, 这 串行
时钟 管脚 的 这 i
2
c 接口 端口.
当 这 pmode 管脚 是 牵引的 低, 这个 管脚 变为 dm2, 这个 联合的
和 dm0 和 dm1, 提供 为 管脚-程序编制 的 这 7002 显示 模式.
这 管脚-程序编制 是“mux-ed” 和 这 显示 模式 寄存器 selections.
所有 适用 模式 是 描述 在 这
寄存器 和 程序编制
应用 信息
sections.
32 xclk/sd3
外部 时钟/样本 延迟 (位 3) (内部的 pull-up)
这 函数 的 这个 双 使用 管脚 是 决定 用 这 状态 的 这 pmode 管脚.
当 这 pmode 管脚 是 保持 高 (default), 这个 管脚 变为 xclk 或者
外部 时钟, 这个 accepts 一个 外部 pixel 时钟 输入.
当 这 pmode 管脚 是 牵引的 低, 这个 管脚 变为 sd3 或者 样本 延迟,
这 函数 相应的 至 位 3 的 这 样本 延迟 寄存器, 这个
提供 这 下列的 选择:
sd3 样本 延迟 选择
1 20 ns 名义上的 延迟
0 0 延迟 (default)
这个 管脚-程序编制 是“mux-ed” 和 这 样本 延迟 寄存器 (位 3). 所有
related 模式 是 描述 在 这
寄存器 和 程序编制
部分.
35 V
vertical 同步 输入
这个 管脚 accepts 这 vertical 同步 输出 从 这 vga card. 这 电容的
加载 在 这个 管脚 应当 是 保持 至 一个 最小.
34 H
horizontal 同步 输入
这个 管脚 accepts 这 horizontal 同步 输出 从 这 vga card. 这
电容的 加载 在 这个 管脚 应当 是 保持 至 一个 最小. 谈及 至 这
应用 信息
部分 为 pc 板 布局 仔细考虑.
表格 1. 管脚 描述
(持续)
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com