8
零-越过 flip-flop
图示 4 显示 这 问题 那 这 零-越过 f/f 是
designated 至 solve.
这 积分器 输出 是 approaching 这 零-越过 要点
在哪里 这 计数 将 是 latched 和 这 读 displayed.
为 一个 20,000 计数 器械, 这 ramp 是 changing
大概 0.50mv 每 时钟 脉冲波 (10v 最大值 积分器
输出 分隔 用 20,000 counts). 这 时钟 脉冲波
feedthrough superimposed 在之上 这个 ramp 将 有 至 是
较少 比 100mV 顶峰 至 避免 造成 重大的 errors.
这 flip-flop interrogates 这 数据 once 每 时钟 脉冲波
之后 这 过往旅客 的 这 previous 时钟 脉冲波 和 half-时钟
脉冲波 有 died 向下. False 零-crossings 造成 用 时钟
脉冲 是 不 公认的. 的 航线, 这 flip-flop 延迟 这
真实 零-越过 用 一个 计数 在 每 instance, 和 如果 一个
纠正 是 不 制造, 这 显示 将 总是 是 一个
计数 too 高. 因此, 这 计数器 是 无能 为 一个
时钟 脉冲波 在 这 beginning 的 阶段 3. 这个 一个 计数
延迟 compensates 为 这 延迟 的 这 零 越过 flip-
flop, 和 准许 这 准确无误的 号码 至 是 latched 在 这
显示. similarly, 一个 一个 计数 延迟 在 这 beginning 的
阶段 1 给 一个 超载 显示 的 0000 instead 的 0001.
非 延迟 occurs 在 阶段 2, 所以 那 真实 比率计
readings 结果.
详细地 描述
数字的 部分
这 71C03 包含 一些 管脚 这个 准许 它 至 运作
conveniently 在 更多 sophisticated 系统. 这些 包含:
4-1/2 / 3-1/2
(管脚 2)
当 高 (或者 打开) 这 内部的 计数器 运作 作 一个 全部
4
1
/
2
decade 计数器, 和 一个 完全 度量 循环
需要 40,002 counts. 当 使保持 低, 这 least 重大的
decade 是 cleared 和 这 时钟 是 喂养 直接地 在 这 next
decade. 一个 度量 循环 now 需要 仅有的 4,0002
时钟 脉冲. 所有 5 数字 驱动器 是 起作用的 在 也 情况, 和
各自 数字 lasting 200 counts 和 管脚 2 高 (4
1
/
2
数字) 和
20 counts 为 管脚 2 低 (3
1
/
2
数字).
图示 3. 转换 定时
极性
发现
零 越过
OCCURS
零 越过
发现
DEINT 阶段 IIIINT 阶段 IIAZ 阶段 I AZ
积分器
输出
时钟
内部的 获得
BUSY 输出
号码 的 COUNTS 至 零 越过
均衡的 至 V
在
之后 零 越过,
相似物 部分 将
是 在 AUTOZERO
配置
COUNTS
阶段 I 阶段 II 阶段 III
4
1
/
2
数字 10,001 10,000 20,001
3
1
/
2
数字 1,001 1,000 2,001
图示 4. 积分器 输出 NEAR 零-越过
真实 零
越过
时钟
脉冲波
FEEDTHROUGH
FALSE ZERO
越过
icl8052a/icl71c03, icl8068a/icl71c03