输入 接合
这 CLC014 accepts 也 差别的 或者 单独的-结束 输入
电压 指定 在
静态的 效能
. 这 下列的 秒-
tions 显示 一些 suggestions 为 接口 为 这 输入
和 输出 的 这 clc014.
单独的-结束 输入 接口: 75
Ω
Coaxial 缆索
这 输入 是 连接 单独的-结束 至 也 DI 或者 DI 作
显示 在
图示 3
. 保持平衡 unused 输入 helps 至 lessen
这 影响 的 噪音. 使用 这 相等的 末端 的 37.5
Ω
至 balance 这 输入 阻抗 seen 用 各自 管脚. 它 也
helps 至 terminate grounds 在 一个 一般 要点. 电阻器 R
x
和 R
y
是 推荐 为 最佳的 效能. 这
equalizer 输入 是 自-偏置. 信号 应当 是 交流
结合 至 这 输入 作 显示 在
图示 3
.
差别的 输入 接口: Twisted 一双
一个 推荐 差别的 输入 接口 是 显示 在
图-
ure 4
. 恰当的 电压 水平 必须 是 陈设 至 这 输入
管脚 和 这 恰当的 缆索 terminating 阻抗 必须 是
提供. 为 类别 5 UTP 这个 是 大概 100
Ω
.
图示 4
显示 一个 generalized 网络 这个 将 是 使用 至
receive 数据 在 一个 twisted 一双. 电阻器 R
1
和 R
2
提供
这 恰当的 terminating 阻抗 和 信号 水平的 调整-
ment. 这 blocking 电容 提供 交流 连接 的 这 在-
tenuated 信号 水平. 这 plots 在 这
典型 perfor-
mance 特性
部分 demonstrate 各种各样的
equalized 数据 比率 使用 类别 5 UTP 在 100 计量表
长度. 一个 全部 图式 的 一个 推荐 驱动器 和 re-
ceiver 电路 为 100
Ω
类别 5 UTP 是 提供 在 这
典型 产品
部分 和 更远 explanation.
输出 接合
这 输出 做 和 做 生产 ECL 逻辑 水平 当 这
推荐 输出 末端 网络 是 使用. 这
做 和 做 管脚 是
不 complementary 发射级 结合
逻辑
输出. instead, 这 输出 是 带去 止 的 这 collec-
tors 的 这 晶体管. 因此, 小心 必须 是 带去 至 满足
这 接口 门槛 水平 必需的 用 ECL families. rec-
ommended 接口 为 标准 ECL families 是 显示
在 这 下列的 电路.
差别的 加载-terminated 输出
接口
图示 5
显示 一个 推荐 电路 为 implementing 一个
差别的 输出 那 是 terminated 在 这 加载. 一个 二极管 或者
75
Ω
电阻 提供 一个 电压 漏出 从 这 积极的 供应
(+5v 为 PECL 或者 地面 为 ECL 运作) 至 establish
恰当的 ECL 水平. 这 电阻器 terminate 这 缆索 至 这
典型的 阻抗. 这 输出 电压 摆动 是 deter-
mined 用 这 CLC014 输出 电流 (10 毫安) 时间 这 ter-
mination 电阻. 为 这 电路 在
图示 5
, 这 名义上的 输出-
放 电压 摆动 是 750 mv.
差别的 源-terminated 输出
接口
图示 6
是 类似的 至
图示 5
除了 那 这 末端 是
提供 在 这 源. 这个 配置 将 也 是 使用
为 单独的-结束 产品. 不管怎样, 这 unused 输出
必须 安静的 是 terminated 作 显示.
TERMINATING PHYSICALLY SEPARATED 输出
当 这 二 输出 必须 是 routed 至 physically 独立的
locations, 这 电路 在
图示 6
将 是 应用. alterna-
tively, 如果 加载 末端 是 desired, 这 电路 在
图示 7
ds100056-22
图示 3. 单独的-结束 75
Ω
缆索 输入 接口
ds100056-24
图示 4. Twisted 一双 输入 接口
ds100056-25
图示 5. 差别的 加载 Terminated
输出 接口
ds100056-26
图示 6. 差别的 源 Terminated
输出 接口
www.国家的.com9