DS12C887
3 的 19
r/
W
(读/写 输入)
– 这 r/ W 管脚 也 有 二 模式 的 运作. 当 这 mot 管脚 是
连接 至 v
CC
为 motorola 定时, r/w 是 在 一个 水平的 这个 indicates whether 这 电流 循环 是 一个
读 或者 写. 一个 读 循环 是 表明 和 一个 高 水平的 在 r/w 当 ds 是 高. 一个 写 循环 是
表明 当 r/
W 是 低 在 ds. 当 这 mot 管脚 是 连接 至 地 为 intel 定时, 这
r/
W 信号 是 一个 起作用的 低 信号 called wr. 在 这个 模式 这 r/ W 管脚 有 这 一样 meaning 作 这
写 使能 信号 (我们) 在 generic rams.
CS
(碎片 选择 输入)
– 这 碎片 选择 信号 必须 是 asserted 低 为 一个 总线 循环 在 这 ds12c887
至 是 accessed.
CS
必须 是 保持 在 这 起作用的 状态 在 ds 和 作 为 motorola 定时 和 在 rd
和 wr 为 intel 定时. 总线 循环 这个 引领 放置 没有 asserting
CS
将 获得 地址 但是 非
进入 将 出现. 当 v
CC
是 在下 4.25 伏特, 这 ds12c887 内部 inhibits 进入 循环 用
内部 disabling 这
CS
输入. 这个 action 保护 两个都 这 real 时间 时钟 数据 和 内存 数据 在
电源 outages.
IRQ
(中断 要求 输出)
- 这
IRQ
管脚 是 一个 起作用的 低 输出 的 这 ds12c887 那 能 是
使用 作 一个 中断 输入 至 一个 处理器. 这
IRQ
输出 仍然是 低 作 长 作 这 状态 位 造成 这
中断 是 呈现 和 这 相应的 中断-使能 位 是 设置. 至 clear 这
IRQ
管脚 这 处理器
程序 正常情况下 读 这 c 寄存器. 这 重置 管脚 也 clears pending 中断. 当 非 中断
情况 是 呈现, 这
IRQ
水平的 是 在 这 高 阻抗 状态. 多样的 interrupting 设备 能 是
连接 至 一个
IRQ
总线. 这 irq 总线 是 一个 打开 流 输出 和 需要 一个 外部 拉-向上 电阻.
重置
(重置 输入)
– 这 重置 管脚 有 非 效应 在 这 时钟, calendar, 或者 内存. 在 电源-向上 这
重置 管脚 能 是 使保持 低 为 一个 时间 在 顺序 至 准许 这 电源 供应 至 stabilize. 这 数量 的
时间 那
重置 是 使保持 低 是 依赖 在 这 应用. 不管怎样, 如果 重置 是 使用 在 power–up,
这 时间
重置 是 低 应当 超过 200 ms 至 制造 确信 那 这 内部的 计时器 那 控制 这
ds12c887 在 电源-向上 有 安排时间 输出. 当
重置 是 低 和 v
CC
是 在之上 4.25 伏特, 这 下列的
occurs:
一个. periodic 中断 使能 (pei) 位 是 cleared 至 零.
b. alarm 中断 使能 (aie) 位 是 cleared 至 零.
c. 更新 结束 中断 标记 (uf) 位 是 cleared 至 零.
d. 中断 要求 状态 标记 (irqf) 位 是 cleared 至 零.
e. periodic 中断 标记 (pf) 位 是 cleared 至 零.
f. 这 设备 是 不 accessible 直到
重置 是 returned 高.
g. alarm 中断 标记 (af) 位 是 cleared 至 零.
h.
IRQ
管脚 是 在 这 高 阻抗 状态.
i. 正方形的 波 输出 使能 (sqwe) 位 是 cleared 至 零.
j. 更新 结束 中断 使能 (uie) 是 cleared 至 零.
在 一个 典型 应用
重置 能 是 连接 至 v
CC
. 这个 连接 将 准许 这 ds12c887 至
go 在 和 输出 的 电源 失败 没有 影响 任何 的 这 控制 寄存器.