cpc5620/cpc5621
4 www.clare.com
rev. 0.e
Preliminar
y
transmit 和 receive 嵌入 丧失 -0.4 0 0.4 dB
30 hz 至 4 khz, 为 resistive 末端 应用
电路 和 模式de-asserted 和 为 有反应的 ter-
mination 应用 电路 和 模式
asserted.
平均 在-带宽 噪音 - -126 - dbm/hz 4 khz flat 带宽
调和的 distortion - -80 - dB
-3 dbm, 600 hz, 2
nd
调和的
transmit 水平的 - 0 2.2
V
p-p
单独的-声调 sine 波. 或者 0 dbm 在 600
Ω
.
receive 水平的 - - 2.2
V
p-p
单独的-声调 sine 波. 或者 0 dbm 在 600
Ω
.
rx+/rx- 输出 驱动 电流 - - 0.5 毫安 下沉 和 源
tx+/tx- 输入 阻抗 60 90 120 k
Ω
分开 特性
分开 电压 1500 - -
V
RMS
线条 一侧 至 host 一侧
surge 上升 时间 2000 - - v/
µ
S 非 损坏 通过 tip 和 环绕
模式
,
OH, 和 cid控制 逻辑 输入
输入 门槛 电压 0.8 - 2.0 V
高 水平的 输入 电流 -120 - 0
µ
一个
V
在
≤
V
DD
低 水平的 输入 电流 - - -120
µ
一个
V
在
=GND
环绕
输出 逻辑 水平
输出 高 电压
V
DD
-0.4
--v
I
输出
= -400
µ
一个
输出 低 电压 - - 0.4 V
I
输出
= 1 毫安
规格 主题 至 改变 没有 注意. 所有 效能特性 为基础 在 这 使用的 clare 应用 电路. 函数的 运作 的 这 设备 在
情况 在之外 那些 指定 here 是 非t 暗指. 所有 规格 在 25 °c
参数 最小 典型 最大 单位 情况