CS42426
6
1 管脚 描述
管脚 名字
#
管脚 描述
dac_sdin1
dac_sdin2
dac_sdin3
1
64
63
dac 串行 音频的 数据 输入
(
输入
) - 输入 为 二’s complement 串行 音频的 数据.
dac_sclk
2
dac 串行 时钟
(输入/输出)
- 串行 时钟 为 这 dac 串行 音频的 接口.
dac_lrck
3
dac left 正确的 时钟
(
输入
/
输出
) - 确定 这个 频道, left 或者 正确的, 是 目前 起作用的 在
这 dac 串行 音频的 数据 线条.
VD
4
51
数字的 电源
(
输入
) - 积极的 电源 供应 为 这 数字的 部分.
DGND
5
52
数字的 地面
(
输入
) - 地面 涉及. 应当 是 连接 至 数字的 地面.
VLC
6
控制 端口 电源
(
输入
)
-
确定 这 必需的 信号 水平的 为 这 控制 端口.
scl/cclk
7
串行 控制 端口 时钟
(
输入
) - 串行 时钟 为 这 串行 控制 端口. 需要 一个 外部 拉-向上
电阻 至 这 逻辑 接口 电压 在 i
2
c 模式 作 显示 在 这 典型 连接 图解.
sda/cdout
8
串行 控制 数据
(
输入/输出
)
-
sda 是 一个 数据 i/o 线条 在 i
2
c 模式 和 需要 一个 外部 拉-向上
电阻 至 这 逻辑 接口 电压, 作 显示 在 这 典型 连接 图解. cdout 是 这 输出
数据 线条 为 这 控制 端口 接口 在 spi 模式.
ad1/cdin
9
地址 位 1 (i
2
c)/串行 控制 数据 (spi)
(
输入
) - ad1 是 一个 碎片 地址 管脚 在 i
2
c 模式; cdin 是
这 输入 数据 线条 为 这 控制 端口 接口 在 spi 模式.
ad0/cs
10
地址 位 0 (i
2
c)/控制 端口 碎片 选择 (spi)
(输入
)
-
ad0 是 一个 碎片 地址 管脚 在 i
2
c 模式; cs
是 这 碎片 选择 信号 在 spi 模式.
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32
64 63 62 61 60 59 58 57 56 55 54 53 52 51 50 49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
dac_sdin1
模数转换器_sclk
模数转换器_lrck
VD
DGND
VLC
scl/cclk
sda/cdout
ad1/cdin
ad0/cs
INT
RST
ainr-
AINR+
AINL+
ainl-
VQ
FILT+
REFGND
NC
NC
NC
NC
VA
AGND
aoutb3-
AOUTB3+
AOUTA3+
aouta3-
aoutb2-
AOUTB2+
AOUTA2+
aouta2-
aoutb1-
AOUTB1+
AOUTA1+
aouta1-
MUTEC
AGND
VA
GPO7
GPO6
GPO5
GPO4
GPO3
GPO2
GPO1
LPFLT
NC
NC
VD
DGND
VLS
NC
RMCK
模数转换器_sdout
ADCIN2
ADCIN1
OMCK
dac_lrck
dac_sclk
dac_sdin4
dac_sdin3
dac_sdin2
CS42426