6 DS308PP4
CS4281
crystalclear™ pci 音频的 接口
cirrus 逻辑 产品 数据 薄板
pci 接口 管脚
(t
一个
= 0 至 70° c; pcivdd = cvdd = vaux = cryvdd = 3.3 v; vdd5ref =
5 v; pcignd = cgnd = crygnd = 0 v; 逻辑 0 = 0 v, 逻辑 1 = 3.3 v; 定时 涉及 水平 = 1.4 v)
注释: 15. 为 起作用的/float 度量, 这 hi-z 或者 “off” 状态 是 当 这 总的 电流 delivered 是 较少 比 或者
equal 至 这 泄漏 电流. 规格 是 有保证的 用 设计, 不 生产 测试.
16. rst# 是 asserted 和 de-asserted asynchronously 和 遵守 至 pciclk.
17. 所有 pci 输出 驱动器 是 asynchronously floated 当 rst# 是 起作用的. 便条 asdout 和 async 是
不 影响 用 rst#.
参数 标识 最小值 最大值 单位
pciclk 循环 时间 t
cyc
30 - ns
pciclk 高 时间 t
高
11 - ns
pciclk 低 时间 t
低
11 - ns
pciclk 至 信号 有效的 延迟 - bused 信号 t
val
211ns
pciclk 至 信号 有效的 延迟 - 要点 至 要点 t
val(p+p)
212ns
float 至 起作用的 延迟 (便条 15) t
在
2-ns
起作用的 至 float 延迟 (便条 15) t
止
-28ns
输入 设置 向上 时间 至 pciclk - bused 信号 t
su
7-ns
输入 设置 向上 时间 至 pciclk - 要点 至 要点 t
su(p+p)
10, 12 - ns
输入 支撑 时间 为 pciclk t
h
0-ns
重置 起作用的 至 输出 float 延迟 (注释 15, 16, 17) t
rst-止
-30ns
RST#
输出
hi-z
输入
有效的
输入
t
在
t
止
t
su
t
h
输出
有效的
t
val
t
rst-止
PCICLK
图示 2. pci 定时 度量 情况