2
at89c51rb2/rc2
4180B
–
8051
–
04/03
在 增加, 这 at89c51rb2/rc2 有 一个 可编程序的 计数器 排列, 一个 xram 的
1024 字节, 一个 硬件 看门狗 计时器, 一个 键盘 接口, 一个 spi 接口, 一个
更多 多功能的 串行 频道 那 facilitates multiprocessor 交流 (euart)
和 一个 速 改进 mechanism (x2 模式).
这 引脚 是 这 标准 40/44 管脚 的 这 c52.
这 全部地 静态的 设计 减少 系统 电源 消耗量 的 这 at89c51rb2/rc2 用
准许 它 至 bring 这 时钟 频率 向下 至 任何 值, 甚至 直流, 没有 丧失 的 数据.
这 at89c51rb2/rc2 有 2 软件-可选择的 模式 的 减少 activity 和 8-位
时钟 预分频器 为 更远 减少 在 电源 消耗量. 在 空闲 模式, 这 cpu 是 fro-
zen 当 这 peripherals 和 这 中断 系统 是 安静的 运行. 在 电源-向下
模式, 这 内存 是 saved 和 所有 其它 功能 是 inoperative.
这 增加 特性 的 这 at89c51rb2/rc2 制造 它 更多 powerful 为 产品
那 需要 脉冲波 宽度 调制, 高 速 i/o 和 counting 能力 此类 作
alarms, 发动机 控制, corded phones, 和 smart card readers.
块 图解
图示 1.
块 图解
注释: 1. alternate 函数 的 端口 1.
2. alternate 函数 的 端口 3.
Table1.
记忆 大小
部分 号码 flash (字节) xram (字节)
总的 内存
(字节) i/o
AT89C51RB2
16K 1024 1280 32
AT89C51RC2
32K 1024 1280 32
计时器 0
INT
内存
256x8
T0
T1
RxD
TxD
WR
RD
EA
PSEN
ale/
XTAL2
XTAL1
EUART
CPU
计时器 1
INT1
Ctrl
INT0
(2)
(2)
C51
核心
(2)(2) (2)(2)
端口 0
P0
端口 1
端口 2 端口 3
并行的 i/o 端口 &放大; ext. 总线
P1
P2
P3
XRAM
1Kx8
ib-总线
PCA
重置
PROG
Watch
Dog
PCA
ECI
Vss
V
CC
(2)(2)
(1)(1)
Timer2
T2EX
T2
(1) (1)
Flash
32kx8 或者
16Kx8
关键
板
只读存储器
2Kx8
激励
+
BRG
SPI
MISO
MOSI
SCK
(1) (1) (1)
SS
(1)