函数的 描述
这 设计 的 这个 转换器 运用 一个 比较器 结构
和 建造-在 样本-和-支撑 这个 提供 为 V
在
至 是
转变 用 一个 successive approximation routine.
这 相似物 输入 电压 能 范围 从 50mV 在下
地面 至 50mV 在之上 V
CC
没有 degrading 转换
精度.
这 ADCV0831 是 将 至 工作 和 一个 CPU 这个
strobes 数据 在 这 clock’s rising 边缘. 这 ADCV0831
strobes 数据 在 这 clock’s 下落 边缘 所以 那 这 数据 输出-
放 是 稳固的 当 这 CPU 读 它 在.
当 这 碎片 选择 管脚 是 高, 这 输出 是 触发-状态
和 这 ADCV0831 是 在 关闭 模式 和 牵引 较少
比 30 µA 的 电流. 在 关闭 这 数字的 逻辑
牵引 非 电流 在 CMOS 逻辑 水平, 和 这 相似物 cir-
cuitry 是 转变 止. 当 这 碎片 选择 管脚 变得 低, 所有 这
相似物 电路系统 转变 在, 和 这 转换 处理 begins.
1.0 这 数字的 接口
这 大多数 重要的 典型的 的 这个 转换器 是 这 se-
rial 数据 link 和 这 controlling 处理器. 使用 一个 串行
交流 format 提供 三 非常 重大的 系统
改进. 它 准许 许多 功能 至 是 包含 在 一个
小 包装, 它 能 eliminate 这 传递 的 低 水平的
相似物 信号 用 locating 这 转换器 正确的 在 这 相似物
传感器, 和 能 transmit 高级地 噪音 不受影响 数字的 数据
后面的 至 这 host 处理器.
至 understand 这 运作 的 这个 转换器 它 是 最好的 至 re-
fer 至 这 定时 图解 和 至 follow 一个 完全 变换器-
sion sequence.
1. 一个 转换 是 initiated 用 拉 这 CS (碎片 选择)
线条 低. 这个 线条 必须 是 使保持 低 为 这 全部 变换器-
sion.
2. 在 这 转换 这 输出 的 这 SAR 比较器
indicates whether 这 相似物 输入 是 更好 比 (高)
或者 较少 比 (低) 一个 序列 的 successive 电压 在 一个 re-
sistor ladder (last 8 位). 之后 各自 comparison 这
comparator’s 输出 是 shifted 至 这 做 线条 在 这 下降-
ing 边缘 的 clk. 这个 数据 是 这 结果 的 这 转换
正在 shifted 输出 (和 这 MSB 第一) 和 能 是 读 用
这 处理器 立即.
3. 之后 11 时钟 时期 这 转换 是 完成.
4. 所有 内部的 寄存器 是 cleared 当 这 CS 线条 是
高. 看 数据 输入 定时 下面 定时 图解. 如果
另一 转换 是 desired CS 必须 制造 一个 高 至
低 转变.
2.0 涉及 仔细考虑
在 一个 比率计 系统, 这 相似物 输入 电压 是 propor-
tional 至 这 电压 使用 为 这 一个/d 涉及. 这个 电压
是 这 系统 电源 供应. 这个 技巧 relaxes 这 sta-
bility (所需的)东西 的 这 系统 涉及 作 这 相似物 在-
放 和 一个/d 涉及 move 一起 维持 这 一样
输出 代号 为 一个 给 输入 情况.
自从 那里 是 非 独立的 涉及 和 相似物 供应 管脚,
这 相似物 一侧 是 非常 敏感的. 这 PC 布局 的 这
ADCV0831 是 非常 核心的. 这 ADCV0831 应当 是 使用
和 一个 相似物 地面 平面 和 单独的-要点 grounding
技巧. 这 地 管脚 应当 是 系 直接地 至 这 地面
平面. 一个 供应 绕过 电容 (0.1 µf) 是 recom-
mended 至 分离 所有 这 数字的 信号 在 这 供应.
这 含铅的 长度 的 这 电容 应当 是 作 短的 作 pos-
sible.
3.0 这 相似物 输入
这 大多数 重要的 特性 的 这个 转换器 是 那 它 能 是
located 正确的 在 这 相似物 信号 源 通过 just 一个 few
线. 它 能 communicate 和 一个 处理器 和 一个 高级地
噪音 不受影响 串行 位 stream. 这个 非常 降低 cir-
cuitry 至 维持 相似物 信号 精度 这个 否则 是
大多数 敏感 至 噪音 pickup. 不管怎样, 一个 few words 是
在 顺序 和 关于 至 这 相似物 输入 应当 这 输入 是
嘈杂的 至 begin 和 或者 possibly riding 在 一个 大
一般模式 电压.
这 输入 有 一个 样本 和 支撑, 因此 一个 电容 (0.01
µf) 是 需要 在 这 输入 管脚 在 顺序 至 swamp 输出 任何
feedthrough 信号 coming 从 这 样本 和 支撑 cir-
cuitry.
这 输入 电容 含铅的 长度 是 不 作 核心的 作 这 供应
解耦 电容, 作 长 作 这 电容 是 大
足够的 至 swamp 输出 任何 样本 和 支撑 feedthrough.
源 阻抗 限制 是 重要的 和 关于 至 这
直流 泄漏 电流 的 这 输入 多路调制器. 绕过 capaci-
tors 应当 不 是 使用 如果 这 源 阻抗 是 更好
比 1k
Ω
. 这 worst-情况 泄漏 电流 的
±
1µA 在 tem-
perature 将 create 一个 1mV 输入 错误 和 一个 1k
Ω
源 re-
sistance. 一个 运算-放大 RC 起作用的 低 通过 过滤 能 提供
两个都 阻抗 buffering 和 噪音 过滤 应当 一个 高
阻抗 信号 源 是 必需的.
ds100104-59
推荐 电源 供应 Bypassing
ADCV0831
www.国家的.com 6