µ
PD4991A
4
管脚 函数
• 我们 ..................... Write 控制 管脚 (输入).
这 内容 的 这 数据 总线 是 写 至 一个 地址 指定 用 这 地址 总线 在 这
rising 边缘 的 我们.
• OE ..................... 读 控制 管脚 (输入).
当 oe = “l” 水平的, 这 内容 指定 用 这 地址 总线 是 读 至 这 数据 总线.
•A
3
至 一个
0
.............. 地址 总线 管脚 (输入).
这些 管脚 具体说明 一个 内部的 地址 的 这
µ
pd4991a.
•D
3
至 d
0
............. 数据 总线 管脚 (i/o).
这些 管脚 组成 一个 双向的 总线.
•CS
1
, cs
2
........... 碎片 选择 管脚 (输入).
当 cs
1
= “l” 和 cs
2
= “h”, 数据 能 是 transferred 在 这
µ
pd4991a 和 这 cpu.
•TP
1
.................... Timing 脉冲波 管脚 (输出) (n-ch 打开-流).
输出 一个 alarm coincidence 信号.
•TP
2
.................... Timing 脉冲波 管脚 (输出) (n-ch 打开-流).
输出 一个 间隔 计时器 信号.
•X
在
...................... 结晶 振动 信号 管脚 (输入).
反相器 输入 为 振动.
•X
输出
................... 结晶 振动 信号 管脚 (输出).
反相器 输出 为 振动.
•V
DD
..................... 积极的 电源 供应 管脚.
•V
SS
..................... 地 管脚.