rev. b
ad5308/ad5318/ad5328
–9–
V
DD
(v)
错误 (% fsr)
0.2
–0.6
01 3
0
–0.4
46
–0.5
–0.3
–0.2
–0.1
0.1
25
补偿 错误
增益 错误
T
一个
= 25
C
V
REF
= 2v
tpc 10. 补偿 错误 和
增益 错误 vs. v
DD
供应 电压 (v)
I
DD
(毫安)
1.3
0.6
0.7
0.9
1.0
2.0
1.2
1.1
0.8
2.5 3.0 3.5 4.0 4.5 5.0
T
一个
=
25
C
V
REF
=
2v,
增益
=
+1,
UNBUFFERED
V
REF
=
V
DD
,
增益
=
+1,
UNBUFFERED
V
REF
=
2v,
增益
=
+1,
缓冲
V
REF
=
V
DD
tpc 13. 供应 电流 vs.
供应 电压
V
输出
一个
5µs
CH1
CH2
SCLK
T
一个
= 25
C
V
DD
= 5v
V
REF
= 5v
ch1 1v, ch2 5v, 时间 根基 = 1
s/div
tpc 16. half-规模 安排好 (1/4
至 3/4 规模 代号 改变)
下沉/源 电流 (毫安)
V
输出
(v)
5
0
01 3
4
46
1
2
3
25
5v 源
3v 源
5v 下沉
3v 下沉
tpc 11. V
输出
源 和
下沉 电流 能力
V
DD
(v)
I
DD
电源-向下 (
一个)
1.0
0
0.8
0.2
0.4
0.6
2.0
0.9
0.7
0.1
0.3
0.5
2.5 3.0 3.5 4.0 4.5 5.0 5.5
T
一个
=
25
C
tpc 14. 电源-向下 电流 vs.
供应 电压
V
输出
一个
T
一个
= 25
C
V
DD
= 5v
V
REF
= 2v
CH1
CH2
ch1 2.00v, ch2 200mv, 时间 根基 = 200
s/div
V
DD
tpc 17. 电源-在 重置 至 0 v
dac 代号
I
DD
(毫安)
1.0
零 规模 全部 规模
0
0.9
0.8
0.7
0.6
0.5
0.4
0.3
0.2
0.1
half 规模
V
DD
= 5v
T
一个
= 25
C
tpc 12. 供应 电流 vs.
dac 代号
V
逻辑
(v)
I
DD
(毫安)
0.6
0 1.0
0.7
0.8
1.0
1.2
1.4
2.0 3.0 4.0
T
一个
= 25
C
V
DD
= 5v
减少
V
DD
= 3v
增加
0.9
1.1
1.3
1.5 2.5 3.50.5 4.5 5.0
tpc 15. 供应 电流 vs. 逻辑
输入 电压 为 sclk 和 din
增加 和 减少
T
一个
= 25
C
V
DD
= 5v
V
REF
= 2v
CH1
CH2
ch1 500mv, ch2 5.00v, 时间 根基 = 1
s/div
V
输出
一个
PD
tpc 18. exiting 电源-向下
至 midscale