rev. 0 –3–
ad5302/ad5312/ad5322
交流 特性
1
(v
DD
= +2.5 v 至 +5.5 v; r
L
= 2 k
至 地; c
L
= 200 pf 至 地; 所有 规格 t
最小值
至 t
最大值
除非
否则 指出.)
b 版本
3
参数
2
最小值 典型值 最大值 单位 情况/comments
输出 电压 安排好 时间 V
REF
= v
DD
= +5 v
AD5302 6 8
µ
s 1/4 规模 至 3/4 规模 改变 (40 十六进制 至 c0 十六进制)
AD5312 7 9
µ
s 1/4 规模 至 3/4 规模 改变 (100 十六进制 至 300 十六进制)
AD5322 8 10
µ
s 1/4 规模 至 3/4 规模 改变 (400 十六进制 至 c00 十六进制)
回转 比率 0.7 v/
µ
s
主要的-代号 转变 glitch 活力 12 nv-s 1lsb 改变 周围 主要的 carry (011 . . . 11 至 100 . . . 00)
数字的 feedthrough 0.10 nv-s
相似物 串扰 0.01 nv-s
dac-至-dac 串扰 0.01 nv-s
乘以 带宽 200 kHz V
REF
= 2 v
±
0.1 v p-p. unbuffered 模式
总的 调和的 扭曲量 –70 dB V
REF
= 2.5 v
±
0.1 v p-p. 频率 = 10 khz
注释
1
有保证的 用 设计 和 描绘, 不 生产 测试.
2
看 terminology.
3
温度 范围: b 版本: –40
°
c 至 +105
°
c.
规格 主题 至 改变 没有 注意.
定时 特性
1, 2, 3
限制 在 t
最小值
, t
最大值
参数 (b 版本) 单位 情况/comments
t
1
33 ns 最小值 sclk 循环 时间
t
2
13 ns 最小值 sclk 高 时间
t
3
13 ns 最小值 sclk 低 时间
t
4
0 ns 最小值
同步
至 sclk 起作用的 边缘 建制 时间
t
5
5 ns 最小值 数据 建制 时间
t
6
4.5 ns 最小值 数据 支撑 时间
t
7
0 ns 最小值 sclk 下落 边缘 至
同步
rising 边缘
t
8
100 ns 最小值 最小
同步
高 时间
t
9
20 ns 最小值
LDAC
Pulsewidth
t
10
20 ns 最小值 sclk 下落 边缘 至
LDAC
rising 边缘
注释
1
有保证的 用 设计 和 描绘, 不 生产 测试.
2
所有 输入 信号 是 指定 和 tr = tf = 5 ns (10% 至 90% 的 v
DD
) 和 安排时间 从 一个 电压 水平的 的 (v
IL
+ v
IH
)/2.
3
看 图示 1.
规格 主题 至 改变 没有 注意.
(v
DD
= +2.5 v 至 +5.5 v; 所有 规格 t
最小值
至 t
最大值
除非 否则 指出)
SCLK
同步
DIN*
t
2
t
3
t
5
t
6
t
7
t
4
DB15
t
1
DB0
t
9
t
10
LDAC
LDAC
*see 页 11 为 描述 的 输入 寄存器
t
8
图示 1. 串行 接口 定时 图解