首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:248115
 
资料名称:AD5323
 
文件大小: 227.36K
   
说明
 
介绍:
+2.5 V to +5.5 V, 230 uA, Dual Rail-to-Rail Voltage Output 8-/10-/12-Bit DACs
 
 


: 点此下载
  浏览型号AD5323的Datasheet PDF文件第1页
1

2
浏览型号AD5323的Datasheet PDF文件第3页
3
浏览型号AD5323的Datasheet PDF文件第4页
4
浏览型号AD5323的Datasheet PDF文件第5页
5
浏览型号AD5323的Datasheet PDF文件第6页
6
浏览型号AD5323的Datasheet PDF文件第7页
7
浏览型号AD5323的Datasheet PDF文件第8页
8
浏览型号AD5323的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. 0
–2–
ad5303/ad5313/ad5323–specifications
(v
DD
= +2.5 v 至 +5.5 v; v
REF
= +2 v; r
L
= 2 k
至 地; c
L
= 200 pf 至 地; 所有 规格 t
最小值
至 t
最大值
除非 否则 指出.)
b 版本
2
参数
1
最小值 典型值 最大值 单位 情况/comments
直流 效能
3, 4
AD5303
决议 8
相关的 精度
±
0.15
±
1 LSB
差别的 非线性
±
0.02
±
0.25 LSB 有保证的 monotonic 用 设计 在 所有 代号
AD5313
决议 10
相关的 精度
±
0.5
±
3 LSB
差别的 非线性
±
0.05
±
0.5 LSB 有保证的 monotonic 用 设计 在 所有 代号
AD5323
决议 12
相关的 精度
±
2
±
12 LSB
差别的 非线性
±
0.2
±
1 LSB 有保证的 monotonic 用 设计 在 所有 代号
补偿 错误
±
0.4
±
3 % 的 fsr 看 计算数量 3 和 4
增益 错误
±
0.15
±
1 % 的 fsr 看 计算数量 3 和 4
更小的 deadband 10 60 mV 看 计算数量 3 和 4
补偿 错误 逐渐变化
5
–12 ppm 的 fsr/
°
C
增益 错误 逐渐变化
5
–5 ppm 的 fsr/
°
C
电源 供应 拒绝 比率
5
–60 dB
V
DD
=
±
10%
直流 串扰
5
30
µ
V
dac 涉及 输入
5
V
REF
输入 范围 1 V
DD
V 缓冲 涉及 模式
0V
DD
V unbuffered 涉及 模式
V
REF
输入 阻抗 >10 M
缓冲 涉及 模式
180 k
unbuffered 涉及 模式. 0–v
REF
输出 范围,
输入 阻抗 = r
DAC
90 k
unbuffered 涉及 模式. 0–2 v
REF
输出范围,
输入 阻抗 = r
DAC
涉及 feedthrough –90 dB 频率 = 10 khz
频道-至-频道 分开 –80 dB 频率 = 10 khz
输出 特性
5
最小 输出 电压
6
0.001 v mi
n 这个 是 一个 measure 的 这 最小 和 最大
最大 输出 电压
6
V
DD
– 0.001 v 最大值 驱动 能力 的 这 输出 放大器.
直流 输出 阻抗 0.5
短的 电路 电流 50 毫安 V
DD
= +5 v
20 毫安 V
DD
= +3 v
电源-向上 时间 2.5
µ
s coming 输出 的 电源-向下 模式. v
DD
= +5 V
5
µ
s coming 输出 的 电源-向下 模式. v
DD
= +3 V
逻辑 输入
5
输入 电流
±
1
µ
一个
V
IL
, 输入 低 电压 0.8 V V
DD
= +5 v
±
10%
0.6 V V
DD
= +3 v
±
10%
0.5 V V
DD
= +2.5 v
V
IH
, 输入 高 电压 2.4 V V
DD
= +5 v
±
10%
2.1 V V
DD
= +3 v
±
10%
2.0 V V
DD
= +2.5 v
管脚 电容 2 3.5 pF
逻辑 输出 (sdo)
5
V
DD
= +5 v
±
10%
输出 低 电压 0.4 V I
下沉
= 2 毫安
输出 高 电压 4.0 V I
= 2 毫安
V
DD
= +3 v
±
10%
输出 低 电压 0.4 V I
下沉
= 2 毫安
输出 高 电压 2.4 V I
= 2 毫安
floating-状态 泄漏 电流 1
µ
一个 dcen = 地
floating 状态 o/p 电容 3 pF dcen = 地
电源 (所需的)东西
V
DD
2.5 5.5 V I
DD
规格 是 有效的 为 所有 dac 代号
I
DD
(正常的 模式) 两个都 dacs 起作用的 和 excluding 加载 电流
V
DD
= +4.5 v 至 +5.5 v 300 450
µ
一个 两个都 dacs 在 unbuffered 模式. v
IH
= v
DD
V
DD
= +2.5 v 至 +3.6 v 230 350
µ
AV
IL
= 地. 在 缓冲 模式, extra 电流 是
典型地 x
µ
一个 每 dac 在哪里 x = 5
µ
一个 + v
REF
/r
DAC
.
I
DD
(全部 电源-向下)
V
DD
= +4.5 v 至 +5.5 v 0.2 1
µ
一个
V
DD
= +2.5 v 至 +3.6 v 0.05 1
µ
一个
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com