首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:249870
 
资料名称:AD7714YR
 
文件大小: 306.69K
   
说明
 
介绍:
3 V/5 V, CMOS, 500 uA Signal Conditioning ADC
 
 


: 点此下载
  浏览型号AD7714YR的Datasheet PDF文件第2页
2
浏览型号AD7714YR的Datasheet PDF文件第3页
3
浏览型号AD7714YR的Datasheet PDF文件第4页
4
浏览型号AD7714YR的Datasheet PDF文件第5页
5

6
浏览型号AD7714YR的Datasheet PDF文件第7页
7
浏览型号AD7714YR的Datasheet PDF文件第8页
8
浏览型号AD7714YR的Datasheet PDF文件第9页
9
浏览型号AD7714YR的Datasheet PDF文件第10页
10
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
参数 y 版本 单位 情况/comments
逻辑 输出 (持续))
V
OH
, 输出 高 电压 DV
DD
– 0.6 v 最小值 I
= 100
µ
一个 和 dv
DD
= 3 v. 除了 为 mclk 输出
12
floating 状态 泄漏 电流
±
10
µ
一个 最大值
floating 状态 输出 电容
13
9 pf 典型值
D
ata 输出 编码 二进制的 单极的 模式
补偿 二进制的 双极 模式
transducer burnout
14
电流 1
µ
一个 nom
最初的 容忍
±
10 % 典型值
逐渐变化 0.1 %/
°
c 典型值
系统 校准
积极的 全部-规模 校准 限制
15
(1.05
×
V
REF
)/增益 v 最大值 增益 是 这 选择 pga 增益 (在 1 和 128)
负的 全部-规模 校准 限制
15
–(1.05
×
V
REF
)/增益 v 最大值 增益 是 这 选择 pga 增益 (在 1 和 128)
补偿 校准 限制
16
–(1.05
×
V
REF
)/增益 v 最大值 增益 是 这 选择 pga 增益 (在 1 和 128)
输入 span
16
0.8
×
V
REF
/增益 v 最小值 增益 是 这 选择 pga 增益 (在 1 和 128)
(2.1
×
V
REF
)/增益 v 最大值 增益 是 这 选择 pga 增益 (在 1 和 128)
电源 (所需的)东西
电压 +2.7 至 +3.3 或者 V
+4.75 至 +5.25 V 为 指定 效能
DV
DD
电压 +2.7 至 +5.25 V 为 指定 效能
电源 供应 电流
AV
DD
电流 AV
DD
= 3 v 或者 5␣ v. bst 位 的 过滤 高 寄存器 = 0
17
, clkdis = 1
0.28 毫安 最大值 典型地 0.22 毫安. 缓存区 = 0 v. f
clk 在
= 1␣ mhz 或者 2.4576␣ MHz
0.6 毫安 最大值 典型地 0.45 毫安. 缓存区 = dv
DD
. f
clk 在
= 1␣ mhz 或者 2.4576␣ MHz
AV
DD
= 3 v 或者 5␣ v. bst 位 的 过滤 高 寄存器 = 1
17
0.5 毫安 最大值 典型地 0.38␣ 毫安. 缓存区 = 0␣ v. f
clk 在
= 2.4576␣ MHz
1.1 毫安 最大值 典型地 0.8␣ 毫安. 缓存区 = dv
DD
. f
clk 在
= 2.4576␣ MHz
DV
DD
电流
18
数字的 i/ps = 0␣ v 或者 dv
dd.
外部 mclk 在, clkdis = 1
0.080 毫安 最大值 典型地 0.06␣ 毫安. dv
DD
= 3 v. f
clk 在
= 1␣ MHz
0.16 毫安 最大值 典型地 0.13␣ 毫安. dv
DD
= 5␣ v. f
clk 在
= 1␣ MHz
0.18 毫安 最大值 典型地 0.15␣ 毫安. dv
DD
= 3 v. f
clk 在
= 2.4576␣ MHz
0.35 毫安 最大值 典型地 0.3 毫安. dv
DD
= 5␣ v. f
clk 在
= 2.4576␣ MHz
电源 供应 拒绝
19
看 便条 20 db 典型值
正常的-模式 电源 消耗
18
AV
DD
= dv
DD
= +3 v. 数字的 i/ps = 0␣ v 或者 dv
DD
. 外部 mclk 在
bst 位 的 过滤 高 寄存器 = 0
17
1.05 mw 最大值 典型地 0.84␣ mw. 缓存区 = 0␣ v. f
clk 在
= 1␣ mhz. bst 位 = 0
2.04 mw 最大值 典型地 1.53␣ mw. 缓存区 = +3 v. f
clk 在
= 1␣ mhz. bst 位 = 0
1.35 mw 最大值 典型地 1.11␣ mw. 缓存区 = 0␣ v. f
clk 在
= 2.4576␣ mhz. bst 位 = 0
2.34 mw 最大值 典型地 1.9␣ mw. 缓存区 = +3 v. f
clk 在
= 2.4576␣ mhz. bst 位 = 0
正常的-模式 电源 消耗 AV
DD
= dv
DD
= +5␣ v. 数字的 i/ps = 0␣ v 或者 dv
DD
. 外部 mclk 在
2.1 mw 最大值 典型地 1.75 mw. 缓存区 = 0␣ v. f
clk 在
= 1␣ mhz. bst 位 = 0
3.75 mw 最大值 典型地 2.9 mw. 缓存区 = +5␣ v. f
clk 在
= 1␣ mhz. bst 位 = 0
3.1 mw 最大值 典型地 2.6␣ mw. 缓存区 = 0␣ v. f
clk 在
= 2.4576␣ mhz. bst 位 = 0
4.75 mw 最大值 典型地 3.75␣ mw. 缓存区 = +5␣ v. f
clk 在
= 2.4576␣ mhz. bst 位 = 0
备用物品 (电源-向下) 电流
21
18
µ
一个 最大值 外部 mclk 在 = 0 v 或者 dv
DD
. 典型地 9␣
µ
一个. v
DD
= +5 v
备用物品 (电源-向下) 电流
21
10
µ
一个 最大值 外部 mclk 在 = 0 v 或者 dv
DD
. 典型地 4␣
µ
一个. v
DD
= +3 v
注释
1
温度 范围 是 作 跟随: y 版本: –40
°
c 至 +105
°
c.
2
一个 校准 是 effectively 一个 转换 所以 这些 errors 将 是 的 这 顺序 的 这 转换 噪音 显示 在 tables i 至 iv. 这个 应用 之后 校准 在 这 温度 的 interest.
3
recalibration 在 任何 温度 将 除去 这些 逐渐变化 errors.
4
积极的 全部-规模 错误 包含 零-规模 errors (单极的 补偿 错误 或者 双极 零 错误) 和 应用 至 两个都 单极的 和 双极 输入 ranges.
5
全部-规模 逐渐变化 包含 零-规模 逐渐变化 (单极的 补偿 逐渐变化 或者 双极 零 逐渐变化) 和 应用 至 两个都 单极的 和 双极 输入 ranges.
6
增益 错误 做 不 包含 零-规模 errors. 它 是 计算 作 全部-规模 error—unipolar 补偿 错误 为 单极的 范围 和 全部-规模 error—bipolar 零 错误 为
双极 范围.
7
增益 错误 逐渐变化 做 不 包含 单极的 补偿 逐渐变化/双极 零 逐渐变化. 它 是 effectively 这 逐渐变化 的 这 部分 如果 零-规模 calibrations 仅有的 是 执行 作 是 这 情况 和 background 校准.
8
这些 号码 是 有保证的 用 设计 和/或者 描绘.
9
这 一般模式 电压 范围 在 这 输入 pairs 应用 提供 这 绝对 输入 电压 规格 是 obeyed.
10
这 输入 电压 范围 在 这 相似物 输入 是 给 here 和 遵守 至 这 电压 在 这 各自的 负的 输入 的 它的 差别的 或者 pseudo-差别的 一双. 看 表格 vii 为 这个
输入 表格 差别的 pairs.
11
V
REF
= ref 在(+) – ref 在(–).
12
这些 逻辑 输出 水平 应用 至 这 mclk 输出 输出 仅有的 当 它 是 承载 和 一个 单独的 cmos 加载.
13
样本 测试 在 +25
°
c 至 确保 遵从.
14
看 burnout 电流 部分.
15
之后 校准, 如果 这 输入 电压 超过 积极的 全部 规模, 这 转换器 将 输出 所有 1s. 如果 这 输入 是 较少 比 负的 全部 规模, 然后 这 设备 输出 所有 0s.
16
这些 校准 和 span 限制 应用 提供 这 绝对 电压 在 这 相似物 输入 做 不 超过 av
DD
+ 30␣ mv 或者 go 更多 负的 比 agnd␣ –␣ 30␣ mv. 这 补偿 校准
限制 应用 至 两个都 这 单极的 零 要点 和 这 双极 零 要点.
17
为 高等级的 增益 (
8) 在 f
CLK␣
= 2.4576␣ mhz, 这 bst 位 的 这 过滤 高 寄存器 必须 是 设置 至 1. 为 其它 情况, 它 能 是 设置 至 0.
18
当 使用 一个 结晶 或者 陶瓷的 共振器 横过 这 mclk 管脚 作 这 时钟 源 为 这 设备, 这 dv
DD
电流 和 电源 消耗 将 相异 取决于 在 这 结晶 或者 共振器
类型 (看 clocking 和 振荡器 电路 部分).
19
量过的 在 直流 和 应用 在 这 选择 passband. psrr 在 50 hz 将 超过 120 db 和 过滤 notches 的 5 hz, 10 hz, 25 hz 或者 50 hz. psrr 在 60 hz 将 超过 120 db 和 过滤
notches 的 6 hz, 10 hz, 30 hz 或者 60 hz.
20
psrr 取决于 在 增益.
增益 1 2 4 8–128
AV
DD
= 3 v 86 db 78 db 85 db 93 db
AV
DD
= 5 v 90 db 78 db 84 db 91 db
21
如果 这 外部 主控 时钟 持续 至 run 在 备用物品 模式, 这 备用物品 电流 增加 至 150
µ
一个 典型 和 5 v 供应 和 75
µ
一个 典型 和 3.3 v 供应. 当 使用 一个 结晶
或者 陶瓷的 共振器 横过 这 mclk 管脚 作 这 时钟 源 为 这 设备, 这 内部的 振荡器 持续 至 run 在 备用物品 模式 和 这 电源 消耗 取决于 在 这 结晶 或者
共振器 类型 (看 备用物品 模式 部分).
规格 主题 至 改变 没有 注意.
AD7714Y
rev. c
–6–
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com