首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:249894
 
资料名称:AD7730LBRU
 
文件大小: 497.34K
   
说明
 
介绍:
Bridge Transducer ADC
 
 


: 点此下载
  浏览型号AD7730LBRU的Datasheet PDF文件第3页
3
浏览型号AD7730LBRU的Datasheet PDF文件第4页
4
浏览型号AD7730LBRU的Datasheet PDF文件第5页
5
浏览型号AD7730LBRU的Datasheet PDF文件第6页
6

7
浏览型号AD7730LBRU的Datasheet PDF文件第8页
8
浏览型号AD7730LBRU的Datasheet PDF文件第9页
9
浏览型号AD7730LBRU的Datasheet PDF文件第10页
10
浏览型号AD7730LBRU的Datasheet PDF文件第11页
11
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ad7730/ad7730l
rev. 一个
–7–
图示 3. 信号 处理 chain
管脚 配置
管脚 函数 描述
管脚
非. Mnemonic 函数
1 SCLK 串行 时钟. 施密特-triggered 逻辑 输入. 一个 外部 串行 时钟 是 应用 至 这个 输入 至 转移 串行
数据 至 或者 从 这 ad7730. 这个 串行 时钟 能 是 一个 持续的 时钟 和 所有 数据 transmitted 在 一个 con-
tinuous train 的 脉冲. alternatively, 它 能 是 一个 noncontinuous 时钟 和 这 信息 正在 transmitted
至 或者 从 这 ad7730 在 小 batches 的 数据.
2 mclk 在 主控 时钟 信号 为 这 设备. 这个 能 是 提供 在 这 表格 的 一个 结晶/共振器 或者 外部 时钟. 一个
结晶/共振器 能 是 系 横过 这 mclk 在 和 mclk 输出 管脚. alternatively, 这 mclk 在 管脚
能 是 驱动 和 一个 cmos-兼容 时钟 和 mclk 输出 left unconnected. 这 ad7730 是 指定
和 一个 时钟 输入 频率 的 4.9152 mhz 当 这 ad7730l 是 指定 和 一个 时钟 输入 频率 的
2.4576 mhz.
SCLK
mclk 在
DGND
DV
DD
同步
V
偏差
RDY
CS
mclk 输出
POL
DIN
DOUT
AGND
AV
DD
ACX
ain1(+)
备用物品
14
1
2
24
23
5
6
7
20
19
18
3
4
22
21
8
17
9
16
10
15
11
顶 视图
(不 至 规模)
12 13
AD7730
重置
ref 在(–)
ref 在(+)
ain1(–)
ain2(+)/d1
ain2(–)/d0
ACX
pga +
sigma-delta
MODULATOR
SINC
3
过滤
CHOP
22-tap
fir 过滤
FASTSTEP
过滤
CHOP
输入 chopping
这 相似物 输入 至 这 部分 能 是
斩碎. 在 chopping 模式, 和
交流 excitation 无能, 这 输入
chopping 是 internalto 这 设备. 在
chopping 模式, 和 交流 excitation
使能, 这 chopping 是 assumed
至 是 执行 外部 至 这 部分
和 非 内部的 输入 chopping 是
执行. 这 输入 chopping 能
是 无能, 如果 desired.
看 页 26
相似物
输入
数字的
输出
SINC
3
过滤
这 第一 平台 的 这 数字的 过滤
在 这 部分 是 这 sinc
3
过滤. 这
输出 更新 比率 和 带宽
的 这个 过滤 能 是 编写程序. 在
skip 模式, 这 sinc
3
过滤 是 这
仅有的 过滤 执行 在 这 部分.
看 页 26
缓存区
skip 模式
在 skip 模式, 那里 是 非 第二
平台 的 过滤 在 这 部分. 这
SINC
3
过滤 是 这 仅有的 过滤
执行 在 这 部分.
看 页 29
SKIP
输出
范围调整
22-tap fir 过滤
在 正常的 运行 模式, 这
第二 平台 的 这 数字的 过滤
在 这 部分 是 一个 fixed 22-tap fir
过滤. 在 skip 模式, 这个 fir 过滤 是
绕过. 当 faststep™
模式 是
使能 和 一个 步伐 输入 是
发现, 这 第二 平台 过滤
是 执行 用 这 过滤
直到 这 输出 的 这个 过滤
有 全部地 settled.
看 页 27
输出 范围调整
这 输出 文字 从 这 数字的
过滤 是 scaled 用 这 校准
coefficients 在之前 正在 提供
作 这 转换 结果.
看 页 29
faststep 过滤
当 faststep 模式 是 使能
和 一个 步伐 改变 在 这 输入
有 被 发现, 这 第二
平台 过滤 是 执行 用 这
faststep 过滤 直到 这 fir
过滤 有 全部地 settled.
看 页 29
输出 chopping
这 输出 的 这 第一 平台
的 过滤 在 这 部分 能
是 斩碎. 在 chopping 模式,
regardless 的 whether 交流
excitation 是 使能 或者 无能,
这 输出 chopping 是
执行. 这 chopping 能
是 无能, 如果 desired.
看 页 26
pga + sigma-delta modulator
这 可编程序的 增益 能力
的 这 部分 是 组成公司的
周围 这 sigma-delta modulator.
这 modulator 提供 一个 高-
频率 1-位 数据 stream
至 这 数字的 过滤.
看 页 26
缓存区
这 输入 信号 是 缓冲
在-碎片 在之前 正在 应用 至
这 抽样 电容 的 这
sigma-delta modulator. 这个
isolates 这 抽样 电容
charging 电流 从 这
相似物 输入 管脚.
看 页 24
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com