rev. 0
ad7741/ad7742
–5–
ad7741 管脚 函数 描述
管脚 非. Mnemonic 函数
1V
DD
电源 供应 输入. 这些 部分 能 是 运作 从 +4.75 v 至 +5.25 v 和 这 供应 应当
是 adequately decoupled 至 地.
2 地 地面 涉及 要点 为 所有 电路系统 在 这 部分.
3 CLKOUT 外部 时钟 输出. 当 这 主控 时钟 为 这 设备 是 一个 结晶, 这 结晶 是 连接
在 clkin 和 clkout. 当 一个 外部 时钟 是 应用 至 clkin, 这 clkout 管脚
提供 一个 inverted 时钟 信号. 这个 时钟 应当 是 缓冲 如果 它 是 至 是 使用 作 一个 时钟 源
elsewhere 在 这 系统.
4 CLKIN 外部 时钟 输入. 这 主控 时钟 为 这 设备 能 是 提供 在 这 表格 的 一个 结晶 或者 一个
外部 时钟. 一个 结晶 将 是 系 横过 这 clkin 和 clkout 管脚. alternatively, 这
clkin 管脚 将 是 驱动 用 一个 cmos-兼容 时钟 和 clkout left unconnected. 这
频率 的 这 主控 时钟 将 是 作 高 作 6 mhz.
5 refin/输出 这个 是 这 涉及 输入 至 这 核心 的 这 vfc 和 定义 这 span 的 这 vfc. 如果 这个 管脚 是 left
unconnected, 这 内部的 2.5 v 涉及 是 使用. alternatively, 一个 精确 外部 涉及 (e.g.,
ref192) 将 是 使用 至 overdrive 这 内部的 涉及. 这 内部的 bandgap 涉及 有 一个
高 输出 阻抗 在 顺序 至 准许 它 至 是 过载.
6V
在
这 相似物 输入 至 这 vfc. 它 有 一个 输入 范围 从 0 v 至 v
REF
. 这个 输入 是 缓冲 所以 它
牵引 virtually 非 电流 从 whatever 源 是 驱动 它.
7
PD
起作用的 低 电源-向下 管脚. 当 这个 输入 是 低, 这 部分 enters 电源-向下 模式 在哪里 它
典型地 消费 15
µ
一个 的 电流.
8f
输出
频率 输出. 这个 管脚 提供 这 输出 的 这 同步的 vfc.
管脚 配置
顶 视图
(不 至 规模)
8
7
6
5
1
2
3
4
V
DD
f
输出
AD7741
地
PD
CLKOUT
V
在
CLKIN
refin/输出