AD8401
–5–
rev. 0
管脚 描述
Pin# 名字 描述
1V
DD
积极的 供应. 名义上的 值 +5 伏特. 这个 垫子 需要 2 bonds 为 消逝 组装.
这 基质 是 一般 和 v
DD
.
2AG
DAC
相似物 地面 为 这 dac. 那里 是 一个 独立的 相似物 地面 为 这 模数转换器.
3V
输出
电压 输出 从 这 dac.
4 NC 非 连接.
5 A1 地址 输入 那 控制 多路调制器. 看 表格 i 为 地址 decode.
6 重置 (
RS
) 起作用的 低 数字的 输入 那 clears 这 dac 寄存器 至 零, 设置 这 dac 至 迷你-
mum 规模. 它 也 asynchronously clears 这
INT
线条 的 这 模数转换器.
7–12, 14, 15 db7 至 db0 数字的 i/o 线条. db7 (7) 是 这 大多数 重大的 位 (msb), 为 两个都 这 模数转换器 和
这 dac, 和 db0 (15) 是 这 least 重大的 位 (lsb).
13 DGND 数字的 地面.
16
WR
rising 边缘 triggered 写 输入. 使用 至 加载 数据 在 这 dac 寄存器.
17
CS
碎片 选择. 起作用的 低 输入
18
RD
起作用的 低 读 输入. 当 这个 输入 是 起作用的, 模数转换器 数据 能 是 读 从 这
部分.
RD
going 低 开始 这 模数转换器 转换.
19
ST
下落 边缘 triggered 开始 输入. 使用 为 产品 需要 准确的 样本 tim-
ing. 这 下落 边缘 的
ST
开始 这 转换 和 sets 这
BUSY
低. 这
ST
是 不
gated 用
CS
.
20
BUSY
模数转换器 起作用的 低, 状态 输出. 当 这 模数转换器 是 performing 一个 转换, 这
BUSY
输出 是 低.
21
INT
起作用的 低 输出. 这 中断 输出 notifies 这 系统 那 这 模数转换器 有 com-
pleted 它的 转换.
INT
变得 高 在 这 rising 边缘 的
CS
或者
RD
. 它 将 也 是
强迫 高 当 重置 是 asserted.
22 CLK 外部 时钟 输入 管脚. accepts 一个 ttl 或者 5 v cmos 输入 逻辑 水平.
23 AG
模数转换器
相似物 模数转换器 地面
27–24 V
在
一个, b, c, d 四 相似物 输入
28 A0 地址 输入 那 控制 多路调制器. 看 表格 i 为 地址 decode.
管脚 配置
顶 视图
(不 至 规模)
1
2
3
7
8
9
10
11
12
4
5
6
13
14
28
27
26
22
21
20
19
18
17
25
24
23
16
15
AD8401AR
V
DD
AG
DAC
V
输出
NC
A1
DB7
DB6
DB5
DB4
DB3
DB2
DGND
DB1
A0
V
在
一个
V
在
B
V
在
C
V
在
D
AG
模数转换器
CLK
DB0
BUSY
INT
ST
RD
CS
WR
RS
nc = 非 连接
dice 特性
1
23
5
6
7
8
9
10
11 12 13 14 15 16 17
18
19
20
21
22
23
24
25
2627
消逝 大小 91 x 121 mil = 11,011 sq mil
28