首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:251785
 
资料名称:AD9834
 
文件大小: 236.63K
   
说明
 
介绍:
Low Power, +2.3 V to +5.5 V, 50 MHz Complete DDS
 
 


: 点此下载
  浏览型号AD9834的Datasheet PDF文件第6页
6
浏览型号AD9834的Datasheet PDF文件第7页
7
浏览型号AD9834的Datasheet PDF文件第8页
8
浏览型号AD9834的Datasheet PDF文件第9页
9

10
浏览型号AD9834的Datasheet PDF文件第11页
11
浏览型号AD9834的Datasheet PDF文件第12页
12
浏览型号AD9834的Datasheet PDF文件第13页
13
浏览型号AD9834的Datasheet PDF文件第14页
14
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD9834
10
rev prm
初步的 技术的数据
函数的 描述
串行 接口
这 ad9834 有 一个 标准 3-线 串行 接口, 这个
是 兼容 和 spi, qspi, microwire 和 dsp
接口 standards.
数据 是 承载 在 这 设备 作 一个 16-位 文字 下面 这
控制 的 一个 串行 时钟 输入, sclk. 这 定时 dia-
gram 为 这个 运作 是 给 在 图示 4.
这 fsync 输入 是 一个 水平的 triggered 输入 那 acts 作 一个
框架 synchronisation 和 碎片 使能. 数据 能 仅有的 是
transferred 在 这 设备 当 fsync 是 低. 至 开始
这 串行 数据 转移, fsync 应当 是 带去 低, ob-
serving 这 最小 fsync 至 sclk 下落 边缘 建制
时间, t
7
. 之后 fsync 变得 低, 串行 数据 将 是 shifted
在 这 设备's 输入 变换 寄存器 在 这 下落 edges 的
sclk 为 16 时钟 脉冲. fsync 将 是 带去 高
之后 这 sixteenth 下落 边缘 的 sclk, observing 这
最小 sclk 下落 边缘 至 fsync rising 边缘 时间,
t
8
. alternatively, fsync 能 是 保持 低 为 一个 多样的 的
16 sclk 脉冲, 和 然后 brought 高 在 这 终止 的 这
数据 转移. 在 这个 方法, 一个 持续的 stream 的 16 位
words 能 是 承载 当 fsync 是 使保持 低, fsync
仅有的 going 高 之后 这 16th sclk 下落 边缘 的 这
last 文字 承载.
这 sclk 能 是 持续的 或者, alternatively, 这 sclk
能 空闲 高 或者 低 在 写 行动.
powering 向上 这 ad9834
这 流动 chart 在 图示 7 显示 这 运行 routine 为
这 ad9834. 当 这 ad9834 是 powered 向上, 这 部分
应当 是 重置. 这个 将 重置 适合的 内部的 regis-
ters 至 零 至 提供 一个 相似物 输出 的 midscale. 至
避免 spurious dac 输出 当 这 ad9834 是 正在
initialized, 这 重置 位/管脚 应当 是 设置 至 1 直到 这
部分 是 准备好 至 begin generating 一个 输出. 重置 做
不 重置 这 阶段, 频率 或者 控制 寄存器. 这些
寄存器 将 包含 invalid 数据 和, 因此, 应当 是
设置 至 一个 知道 值 用 这 用户. 这 重置 位/管脚
应当 然后 是 设置 至 0 至 begin generating 一个 输出. 一个
信号 将 呈现 在 这 dac 输出 7 mclk 循环 之后
重置 是 设置 至 0.
Latency
有关联的 和 各自 运作 是 一个 latency. 当 这 管脚
fselect 和 pselect 改变 值 那里 是 一个 pipe-
线条 延迟 在之前 控制 是 transfered 至 这 选择
寄存器. 当 这 定时 规格 t11 和 t11a 是
符合 (看 图示 3) fselect 和 pselect 有 laten-
cies 的 7 mclk 循环. 当 这 定时 规格
t11 和 t11a 是 不 符合, 这 latency 是 增加 用 一个
mclk 循环.
similarly 那里 是 一个 latency 有关联的 和 各自 asynchro-
nous 写 运作. 如果 一个 选择 频率/阶段 寄存器
是 承载 和 一个 新 文字 那里 是 一个 延迟 的 7 至 8 mclk
循环 在之前 这 相似物 输出 将 改变. (那里 是 一个
uncertainty 的 一个 mclk 循环 作 它 取决于 在 这 posi-
tion 的 这 mclk rising 边缘 当 这 数据 是 承载 在
这 destination 寄存器.)
这 负的 转变 的 这 重置 和 睡眠 func-
tions 是 抽样 在 这 内部的 下落 边缘 的 mclk,
因此 也 有 一个 latency 有关联的 和 它们.
这 控制 寄存器
这 ad9834 包含 一个 16-位 控制 寄存器 这个 sets
向上 这 ad9834 作 这 用户 wishes 至 运作 它. 所有 控制
位, 除了 模式, 是 抽样 在 这 内部的 负的
边缘 的 mclk.
表格 2, 在 这 下列的 页, describes 这 单独的
位 的 这 控制 寄存器. 这 不同的 功能 和 这
各种各样的 输出 选项 从 这 ad9834 是 描述 在
更多 detail 在 这 部分 下列的 表格 2.
至 inform 这 ad9834 那 你 wish 至 改变 这 内容
的 这 控制 寄存器, d15 和 d14 必须 是 设置 至 '0' 作
显示 在下.
表格 1. 控制 寄存器
D15 D14 D13 D0
0 0 控制
图示 6. 函数 的 控制 位
1
MUX
0
Div
2
DIV2
模式 + OPBITEN
SIGNPIB
SLEEP12
SLEEP1
阶段
Accumulator
(28 位)
SIN
只读存储器
1
MUX
0
1
MUX
0
比较器
(低 电源)
10 - DAC
AD9834
数字的
输出
(使能)
IOUT
IOUTB
VIN
SIGN 输出
OPBITEN
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com