首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:251793
 
资料名称:AD9816JS
 
文件大小: 171.7K
   
说明
 
介绍:
Complete 12-Bit 6 MSPS CCD/CIS Signal Processor
 
 


: 点此下载
  浏览型号AD9816JS的Datasheet PDF文件第6页
6
浏览型号AD9816JS的Datasheet PDF文件第7页
7
浏览型号AD9816JS的Datasheet PDF文件第8页
8
浏览型号AD9816JS的Datasheet PDF文件第9页
9

10
浏览型号AD9816JS的Datasheet PDF文件第11页
11
浏览型号AD9816JS的Datasheet PDF文件第12页
12
浏览型号AD9816JS的Datasheet PDF文件第13页
13
浏览型号AD9816JS的Datasheet PDF文件第14页
14
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD9816
–10–
rev. 一个
表格 ii. 3-频道 选择
mux 寄存器 位
6 5 频道 sequence
0 1 red, 绿色, 蓝
1 0 蓝, 绿色, red
表格 iii. 1-频道 选择
mux 寄存器 位
4 3 2 频道
0 0 1 Red
0 1 0 绿色
1 0 0
这 补偿 是 能变的 从 –100 mv 至 +100 mv, 和 是 应用
在 这 输出 的 这 cds, 在之前 这 pga. 这 决议 是
8 位, 和 一个 sign 巨大 编码 scheme 是 使用. 表格 iv
显示 这 补偿 电压 那 corresponds 至 这 寄存器 值.
7 6 5 4 3 2 1 0
d0 (lsb)
D1
D2
D3
D4
D5
D6
d7 (msb)
图示 9. 补偿 registers 为 red, 绿色 和 蓝
途径
表格 iv. 补偿 调整
补偿 寄存器 补偿 电压
0111 1111 (lsb) +100 mv
..
..
..
0000 0001 +0.8 mv
0000 0000 0.0 mv
1000 0000 0.0 mv
1000 0001 –0.8 mv
..
..
..
1111 1111 –100 mv
这 pga 是 使用 为 correcting 颜色 imbalance 和 为 fine
调整 的 这 输入 span 在之前 这 模数转换器. 增益 是 能变的
从 1
×
至 6
×
(0 db 至 15.5 db) 和 8-位 resolution. 一个 所有
“zeros” 文字 (00 . . . 0) corresponds 至 这 最小 增益, 和
一个 所有 “ones” 文字 (11 . . . 1) corresponds 至 这 最大
增益. 这 增益 的 这 pga 增加 成直线地 作 这 增益 文字
增加, 和 能 是 计算 用 这 下列的 等式:
pga 增益
= 1 + (
增益 代号
/51.2)
在哪里
增益 代号
varies 从 0 至 255. 为 更多 信息,
谈及 至
这 电路 描述 部分.
7 6 5 4 3 2 1 0
d0 (lsb)
D1
D2
D3
D4
D5
D6
d7 (msb)
图示 10. pga 寄存器 为 red, 绿色 和 蓝
途径
串行 定时
这 3-线 串行 接口 定时 是 显示 在下. 至 写 至
这 ad9816, sload 是 第一 带去 低. next, 一个 总的 的 16 位
是 sent 至 sdata, 这个 得到 latched 在 这 ad9816 在 这
rising edges 的 sclk. 额外的 sclk 脉冲 将 是 ignored.
这 第一 位, r/
W
, 应当 是 低 至 具体说明 一个 写 运作.
这 next 三 位, a2–a0, 是 这 地址 位 至 具体说明 这
destination 寄存器 为 这 数据 文字 d7–d0. 之后 所有 16 位
有 被 clocked, sload 是 带去 高, 这个 内部
latches 这 数据 至 这 适合的 寄存器. 这 读 运作
也 开始 用 带去 sload 低. 第一, 一个 一个 是 写 至 r/
W
,
至 具体说明 一个 读 运作. next, 这 三 地址 位 a2–a0
是 写 至 具体说明 这 寄存器 那 将 是 读. 在 这 8th
sclk 下落 边缘, sdata 将 begin 至 输出 这 informa-
tion 从 这 desired 寄存器. 之后 所有 第八 数据 位 有 被
读, sload 是 带去 后面的 高.
t
DH
t
DS
t
LS
t
LH
SDATA
SCLK
SLOAD
r/wb
A2 A1 A0 D7 D6 D5 D4 D3 D2 D1
D0
图示 11. 写 运作 定时
t
DH
t
DS
t
LS
t
LH
SDATA
SCLK
SLOAD
r/wb
A2 A1 A0 D7 D6 D5 D4 D3 D2 D1
D0
t
RDV
图示 12. 读 运作 定时
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com