rev. 0
AD9873
–9–
管脚 函数 描述
管脚 非. Mnemonic 管脚 函数
1, 84, 87 AVDD 相似物 供应 电压
92, 95 10-/12-位 模数转换器
2, 21, 70 DRGND 管脚 驱动器 数字的 地面
3, 22, 72 DRVDD 管脚 驱动器 数字的 供应 电压
4–15 IF11–IF0 多路复用 输出 的 if10-
和 if12-位 adcs
16–19 rx iq 3 多路复用 输出 的 i 和
–rx iq 0 q 8-位 adcs
20 rx 同步 demultiplexer 同步
输出 为 如果 和 iq adcs
23 MCLK 主控 时钟 输出
Demultiplexer
24, 33, 38 DVDD 数字的 供应 电压
25, 34, DGND 数字的 地面
39, 40
26 tx 同步 同步 输入 为
传输者
27–32 tx iq 5 多路复用 i 和 q 输入
–tx iq 0 Data 为 传输者 (二’s
complement)
35, 36 profile[1:0] profile 选择 输入
37
重置
主控 重置 输入, 重置 applies
为 所有 接口 和 寄存器
41 SCLK 串行 接口 输入 时钟
42
CS
串行 接口 碎片 选择
43 SDIO 串行 接口 数据 i/o
44 SDO 串行 接口 数据 输出
45 dgnd tx 数字的 地面 tx 部分
46 dvdd tx 数字的 供应 电压 tx
47
pwr 向下
transmit 电源-向下
控制 输入
48 REFIO dac bandgap 需要 0.1
µ
F
电容 至 地面
49 FSADJ 全部-规模 dac 电流 输出
调整 和 外部 电阻
50 agnd tx 相似物 地面 tx 部分
51 Tx– 传输者 dac output–
52 Tx+ 传输者 dac output+
53 avdd tx 相似物 供应 电压 tx
54 dgnd pll pll 数字的 地面
55 dvdd pll pll 数字的 供应 电压
56 avdd pll pll 相似物 供应 电压
57 pll 过滤 pll 循环 过滤 连接
58 agnd pll pll 相似物 地面
59 dgnd osc 数字的 地面 振荡器
60 XTAL 结晶 振荡器 inv. 输出
61 osc 在 振荡器 时钟 输入
62 dvdd osc 数字的 供应 振荡器
63 ca clk 缆索 放大器 控制
时钟 输出
管脚 非. Mnemonic 管脚 函数
64 ca 数据 缆索 放大器 控制 数据
输出
65
ca 使能
缆索 放大器 控制 使能
输出
66 dvdd sd 供应 电压 sigma delta
67 SDELTA1 sigma delta 输出 stream 1
68 SDELTA0 sigma delta 输出 stream 0
69 dgnd sd 地面 sigma delta
71 ref clk 可编程序的 涉及 时钟
输出 获得 从 mclk
73 avdd iq 相似物 供应 8-位 adcs
74, 77, 80 agnd iq 相似物 地面 8-位 adcs
75 REFB8 bottom 涉及 解耦
iq 8-位 模数转换器’s 涉及
76 REFT8 顶 涉及 解耦
iq 8-位 模数转换器’s 涉及
78 i in– 反相的 i 相似物 输入
79 i in+ 同相 i 相似物 输入
81 q in– 反相的 q 相似物 输入
82 q in+ 同相 q 相似物 输入
83, 88, 91, AGND 相似物 地面 10-/12-位 模数转换器
96, 99
85 REFB10 bottom 涉及 解耦
如果 10-位 模数转换器’s 涉及
86 REFT10 顶 涉及 解耦
如果 10-位 模数转换器’s 涉及
89 IF10– 同相 if10 相似物 输入
90 IF10+ 反相的 if10 相似物 输入
93 REFB12 bottom 涉及 解耦
如果 12-位 模数转换器’s 涉及
94 REFT12 顶 涉及 解耦
如果 12-位 模数转换器’s 涉及
97 IF12– 反相的 if12 相似物 输入
98 IF12+ 同相 if12 相似物 输入
100 video 在 单独的-结束 video 输入