首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:251895
 
资料名称:AD9888KS-170
 
文件大小: 249.91K
   
说明
 
介绍:
100/140/170/205 MSPS Analog Flat Panel Interface
 
 


: 点此下载
 
1
浏览型号AD9888KS-170的Datasheet PDF文件第2页
2
浏览型号AD9888KS-170的Datasheet PDF文件第3页
3
浏览型号AD9888KS-170的Datasheet PDF文件第4页
4
浏览型号AD9888KS-170的Datasheet PDF文件第5页
5
浏览型号AD9888KS-170的Datasheet PDF文件第6页
6
浏览型号AD9888KS-170的Datasheet PDF文件第7页
7
浏览型号AD9888KS-170的Datasheet PDF文件第8页
8
浏览型号AD9888KS-170的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. 一个
信息 陈设 用 相似物 设备 是 相信 至 是 精确 和
可依靠的. 不管怎样, 非 责任 是 assumed 用 相似物 设备 为 它的
使用, 也不 为 任何 infringements 的 专利权 或者 其它 权利 的 第三 部 那
将 结果 从 它的 使用. 非 执照 是 准予 用 牵涉 或者 否则
下面 任何 专利权 或者 专利权 权利 的 相似物 设备.
一个
AD9888
一个 技术 方法, p.o. 盒 9106, norwood, 毫安 02062-9106, 美国
电话: 781/329-4700 www.相似物.com
传真: 781/326-8703 © 相似物 设备, inc., 2002
100/140/170/205 msps 相似物
flat 嵌板 接口
函数的 块 图解
2:1
MUX
一个/d
8
8
8
R
R
OUTA
R
R
OUTB
2:1
MUX
一个/d
8
8
8
G
G
OUTA
G
G
OUTB
2:1
MUX
一个/d
8
8
8
B
B
OUTA
B
B
OUTB
2:1
MUX
HSYNC
HSYNC
2:1
MUX
VSYNC
VSYNC
2:1
MUX
SOGIN
SOGIN
COAST
CLAMP
CKINV
CKEXT
FILT
SCL
SDA
A0
REF
绕过
DATACK
HSOUT
VSOUT
SOGOUT
串行 寄存器
电源 管理
REF
同步
处理
时钟
一代
CLAMP
CLAMP
CLAMP
AD9888
2
特性
205 msps 最大 转换 比率
500 mhz 可编程序的 相似物 带宽
0.5 v 至 1.0 v 相似物 输入 范围
较少 比 450 ps p-p pll 时钟 jitter @ 205 msps
3.3 v 电源 供应
全部 同步 处理
同步 发现 为
hot plugging
2:1 相似物 输入 mux
4:2:2 输出 format 模式
midscale 夹紧
电源-向下 模式
低 电源: <1 w 典型 @ 205 msps
产品
rgb graphics 处理
lcd monitors 和 projectors
plasma 显示 嵌板
scan 转换器
Microdisplays
数字的 tv
一般 描述
接口 优化 为 capturing rgb graphics 信号 从
个人的 计算机 和 workstations. 它的 205 msps encode
比率 能力 和 全部-电源 相似物 带宽 的 500 mhz
支持 resolutions 向上 至 uxga (1600
×
1200 在 75 hz).
为 使容易 的 设计 和 至 降低 费用, 这 ad9888 是 一个 全部地
整体的 接口 解决方案 为 flat 嵌板 显示. 这 ad9888
包含 一个 相似物 接口 和 一个 205 mhz triple 模数转换器 和
内部的 1.25 v 涉及, pll 至 发生 一个 pixel 时钟 从
hsync 和 coast, midscale 夹紧, 和 可编程序的
增益, 补偿, 和 clamp 控制. 这 用户 提供 仅有的 一个 3.3 v
电源 供应, 相似物 输入, 和 hsync 和 coast 信号.
三-状态 cmos 输出 将 是 powered 从 2.5 v 至 3.3 v.
这 ad9888’s 在-碎片 pll 发生 一个 pixel 时钟 从 hsync
和 coast 输入. pixel 时钟 输出 发生率 范围 从
10 mhz 至 205 mhz. pll 时钟 jitter 是 较少 比 450 ps p-p
典型 在 205 msps. 当 这 coast 信号 是 提交, 这
一个 抽样 阶段 调整 是 提供. 数据, hsync, 和
时钟 输出 阶段 relationships 是 maintained. 这 pll 能
是 无能 和 一个 外部 时钟 输入 提供 作 这 pixel
时钟. 这 ad9888 也 提供 全部 同步 处理 为 compos-
ite 同步 和 同步-在-绿色 产品.
一个 clamp 信号 是 发生 内部 或者 将 是 提供 用 这
用户 通过 这 clamp 输入 管脚. 这个 接口 是 全部地 pro-
grammable 通过 一个 2-线 串行 接口.
fabricated 在 一个 先进的 cmos 处理, 这 ad9888 是 pro-
vided 在 一个 空间-节省 128-含铅的 mqfp 表面 挂载 塑料
°
°
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com