首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:251913
 
资料名称:AD9883
 
文件大小: 177.11K
   
说明
 
介绍:
110 MSPS Analog Interface for Flat Panel Displays
 
 


: 点此下载
  浏览型号AD9883的Datasheet PDF文件第5页
5
浏览型号AD9883的Datasheet PDF文件第6页
6
浏览型号AD9883的Datasheet PDF文件第7页
7
浏览型号AD9883的Datasheet PDF文件第8页
8

9
浏览型号AD9883的Datasheet PDF文件第10页
10
浏览型号AD9883的Datasheet PDF文件第11页
11
浏览型号AD9883的Datasheet PDF文件第12页
12
浏览型号AD9883的Datasheet PDF文件第13页
13
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. 0
AD9883
–9–
增益
1.0
0.0
00h FFh
输入 范围 – 伏特
0.5
补偿 = 00h
补偿 = 3fh
补偿 = 7fh
补偿 = 00h
补偿 = 7fh
补偿 = 3fh
图示 2. 增益 和 补偿 控制
增益 和 补偿 控制
这 ad9883 能 accommodate 输入 信号 和 输入 rang-
ing 从 0.5 v 至 1.0 v 全部 规模. 这 全部-规模 范围 是 设置 在
三 8-位 寄存器 (red 增益, 绿色 增益, 和 蓝 增益).
便条 那
增加
这 增益 设置 结果 在 一个 image 和
较少
contrast.
这 补偿 控制 shifts 这 全部 输入 范围, 结果 在 一个
改变 在 image 明亮. 三 7-位 寄存器 (red 补偿,
绿色补偿, 蓝 补偿) 提供 独立 settings 为
各自 频道.
这 补偿 控制 提供 一个
±
63 lsb 调整 范围. 这个
范围 是 连接 和 这 全部 规模 范围, 所以 如果 这 输入 范围
是 doubled (从 0.5 v 至 1.0 v) 然后 这 补偿 步伐 大小 是 也
doubled (从 2 mv 每 步伐 至 4 mv 每 步伐).
图示 2 illustrates 这 interaction 的 增益 和 补偿 控制.
这 巨大 的 一个 lsb 在 补偿 调整 是 均衡的
至 这 全部-规模 范围, 所以 changing 这 全部-规模 范围 也
改变 这 补偿. 这 改变 是 minimal 如果 这 补偿 设置 在
near midscale. 当 changing 这 补偿, 这 全部-规模
范围
不 影响, 但是 这 全部-规模
水平的
是 shifted 用 这 一样 数量
作 这 零 规模 水平的.
同步-在-绿色
这 同步-在-绿色 输入 运作 在 二 步伐. 第一, 它 sets 一个
baseline clamp 水平的 止 的 这 新当选的 video 信号 with 一个
负的 顶峰 探测器. 第二, 它 sets 这 同步 触发 水平的 至 一个
可编程序的 水平的 (典型地 150 mv) 在之上 这 负的 顶峰.
这 同步-在-绿色 输入 必须 是 交流-结合 至 这绿色
相似物 输入 通过 它的 自己的 电容 作 显示 在下 在
图示 3. 这 值 的 这 电容 必须 是 1 nf
±
20%. 如果
同步-在-绿色 是 不 使用, 这个 连接 是 不必需的.
(便条: 这 同步 在 绿色 信号 是 总是 负的 极性.)
R
AIN
B
AIN
G
AIN
SOG
47nF
47nF
47nF
1nF
图示 3. 典型 clamp 配置
时钟 一代
一个 阶段 锁 循环 (pll) 是 运用 至 发生 这 pixel
时钟. 在 这个 pll, 这 hsync 输入 提供 一个 涉及 fre-
quency. 一个 电压 控制 振荡器 (vco) 发生 一个
更 高等级的 pixel 时钟 频率. 这个 pixel 时钟 是 分隔
用 这 pll 分隔 值 (寄存器 01h 和 02h) 和 阶段
对照的 和 这 hsync 输入. 任何 错误 是 使用 至 变换 这
vco 频率 和 维持 锁 在 这 二 信号.
这 稳固 的 这个 时钟 是 一个 非常 重要的 元素 在 provid-
ing 这 clearest 和 大多数 稳固的 image. 在 各自 pixel 时间,
那里 是 一个 时期 在 这个 这 信号 是 slewing 从 这 old
pixel 振幅 和 安排好 在 它的 新 值. 然后 那里 是 一个
时间 当 这 输入 电压 是 稳固的, 在之前 这 信号 必须
回转 至 一个 新 值 (图示 4). 这 比率 的 这 slewing 时间 至
这 稳固的 时间 是 一个 函数 的 这 带宽 的 这 graphics
dac 和 这 带宽 的 这 传递 系统 (缆索
和 末端). 它 是 也 一个 函数 的 这 整体的 pixel 比率.
clearly, 如果 这 动态 特性 的 这 系统 仍然是
fixed, 然后 这 slewing 和 安排好 时间 是 likewise fixed. 这个
时间 必须 是 subtracted 从 这 总的 pixel 时期, leaving 这
稳固的 时期. 在 高等级的 pixel 发生率, 这 总的 循环 时间 是
shorter, 和 这 稳固的 pixel 时间 变为 shorter 作 好.
pixel 时钟 invalid 样本 时间
图示 4. pixel 抽样 时间
任何 jitter 在 这 时钟 减少 这 精确 和 这个 这
抽样 时间 能 是 决定, 和 必须 也 是 subtracted
从 这 稳固的 pixel 时间.
considerable 小心 有 被 带去 在 这 设计 的 这 ad9883’s
时钟 一代 电路 至 降低 jitter. 作 表明 在 图-
ure 5, 这 时钟 jitter 的 这 ad9883 是 较少 比 5% 的 这 总的
pixel 时间 在 所有 运行 模式, 制造 这 减少 在 这
有效的 抽样 时间 预定的 至 jitter negligible.
频率
MHz
14
12
0
0
pixel 时钟 jitter (p-p)
%
10
8
6
4
2
31.5 36.0 36.0 50.0 56.25 44.9 75.0 85.5 110.0
图示 5. pixel 时钟 jitter vs. 频率
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com