dac8412/dac8413
–4–
rev. d
CS
r/
W
a0/a1
数据
输出
数据
有效的
t
DZ
hi-z HI
-z
t
RCS
t
RDS
t
RDH
t
作
t
AH
t
CSD
图示 2. 数据 输出 (读 定时)
CS
r/
W
a0/a1
数据
在
t
WCS
重置
t
WS
t
WH
t
AH
t
作
t
LS
t
WDS
t
WDH
t
LDW
t
重置
LDAC
t
LH
图示 3. 数据 写 (输入 和 输出 寄存器) 定时
CS
r/
W
地址
LDAC
数据
在
80ns
t
WS
t
作
t
LS
t
WDS
DATA1
有效的
DATA2
有效的
DATA3
有效的
DATA4
有效的
t
WDH
t
LH
t
WH
地址
一个
地址
二
地址
三
地址
四
图示 4. 单独的 缓存区 模式
CS
r/
W
地址
LDAC
数据
在
80ns
t
WS
t
作
t
LS
t
WDS
DATA1
有效的
DATA2
有效的
DATA3
有效的
DATA4
有效的
t
WDH
t
LH
t
WH
地址
一个
地址
二
地址
三
地址
四
t
LDW
图示 5. 翻倍 缓存区 模式
C1
C1
D1
C2
C1
D1
D1
R2
R1
R2
n/c
n/c
C2
C2
R3 R3
n/c
n/c
C2
V
DD
V
REFH
V
REFL
+
++
R4
R4
R6
R1
DGND
V
SS
D1
C1
+
V
REFH
V
OUTB
V
OUTA
V
SS
DGND
重置
LDAC
V
REFL
V
OUTC
V
OUTD
V
DD
V
逻辑
CS
A0
A1
r/
W
DB11
DB10
DB9
DB8
DB7
DB0
DB1
DB2
DB3
DB4
DB5
DB6 *
V
DD
=
+15v,
V
SS
=
–
15v,
V
REFH
=
+10v,
V
REFL
=
0V
R1
=
10
,
R2
=
100
,
R3
=
5k
,
R4
= 10k
, r5 = 100k
,
r6 = 47
为 lcc, r6 = 100
为 插件
c1 = 4.7
f (once 每 端口), c2 = 0.01
f (各自 设备)
d1 = 1n4001 或者 相等的 (once 每 端口)
ONCE
每
端口
R5
R3
图示 6. 烧-在 图解