DAC8426
–8–
rev. c
一个) 大 信号
b) 安排好 时间 回馈 (负的 转变)
c) 安排好 时间 回馈 (积极的 转变)
图示 3. 动态 回馈
这 输出 能 承受 一个 indefinite 短的-电路 至 agnd
至 典型地 50 毫安. 这 输出 将 也 是 短接 至 任何 volt-
age 在 v
DD
和 v
SS
; 不管怎样, 小心 必须 是 带去 至 不
超过 这 设备 最大 电源 消耗.
这 放大器’s 发射级 追随着 输出 平台 组成 的 一个 在-
trinsic npn 双极 晶体管 和 一个 400
µ
一个 nmos 拉-向下
电流-源 加载 连接 至 v
SS
. 这个 电路 配置
显示 在 图示 4 使能 这 输出 放大器 至 开发 输出-
放 电压 非常 关闭 至 agnd. 仅有的 这 负的 供应 的 这
四 输出 缓存区 放大器 是 连接 至 v
SS
. 运行
这 dac8426 从 双 供应 (v
DD
= +15 v 和 v
SS
= –5 v)
改进 负的 going 输出 安排好 时间 near 零 伏特.
当 运行 单独的 供应 (v
DD
= +15 v 和 v
SS
= 0 v) 这
输出 下沉 电流 减少 作 这 输出 approaches 零
电压. 在里面 200 mv 的 agnd (单独的-供应 运作) 这
内部的 sinking 能力 呈现 resistive 在 一个 值 的 approxi-
mately 1200
Ω
. 这 缓存区 放大器 输出 电流 和 电压
特性 是 plotted 在 图示 5.
测试 情况, 所有 photos:
V
DD
= +15 v
C
REF
输出 = 10
F
R
L
= 2 k
数字的 输入 sequence 0, 255, 0