首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:253578
 
资料名称:DAC2813AP
 
文件大小: 116.63K
   
说明
 
介绍:
DUAL 12-BIT DIGITAL-TO-ANALOG CONVERTER 12-bit port interface
 
 


: 点此下载
  浏览型号DAC2813AP的Datasheet PDF文件第1页
1
浏览型号DAC2813AP的Datasheet PDF文件第2页
2
浏览型号DAC2813AP的Datasheet PDF文件第3页
3

4
浏览型号DAC2813AP的Datasheet PDF文件第5页
5
浏览型号DAC2813AP的Datasheet PDF文件第6页
6
浏览型号DAC2813AP的Datasheet PDF文件第7页
7
浏览型号DAC2813AP的Datasheet PDF文件第8页
8
浏览型号DAC2813AP的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
®
DAC2813
4
定时 图解
管脚 名字 函数
1 DB11 数据, msb, 积极的 真实.
2 DB10 数据
3 DB9 数据
4 DB8 数据
5 DB7 数据
6 DB6 数据
7 DB5 数据
8 DB4 数据
9 DB3 数据
10 DB2 数据
11 DB1 数据
12 DB0 数据, lsb.
13 重置 resets 输出 的 所有 d/作 至 双极-零. 这 d/一个 仍然是 在 这个 状态 直到 overwritten 一个 ldac-wr command. 重置 做 不
重置 这 输入 获得. 之后 power–up 和 重置, 输入 latches 将 是 在 一个 indeterminant 状态.
14 WR 写 strobe. 必须 是 低 为 数据 转移 至 任何 获得 (除了 重置).
15 EN2 使能 为 12-位 输入 数据 获得 的 d/一个 2. 便条: 这个 逻辑 path 是 slower 比 这 wr\ path.
16 EN1 使能 为 12-位 输入 数据 获得 的 d/一个 1. 便条: 这个 逻辑 path 是 slower 比 这 wr\ path.
17 LDAC 加载 dac 使能. 必须 是 低 和 wr 为 数据 转移 至 这 d/一个 获得 和 同时发生的 更新 的 两个都 d/一个 转换器.
18 DCOM 数字的 一般, 逻辑 电流 返回.
19 –V
CC
相似物 供应 输入, nominally –12v 或者 –15v 涉及 至 acom.
20 +V
CC
相似物 供应 输入, nominally +12v 或者 +15v 涉及 至 acom.
21 V
ref 输出
+10v 涉及 输出.
22 ACOM 相似物 一般, +v
CC
, –v
CC
供应 返回.
23 BPO2 双极 补偿. 连接 至 管脚 21 (v
ref 输出
) 通过 一个 100
电阻 或者 通过 一个 200 分压器 为 双极 补偿 调整 为 d/一个 2.
24 BPO1 双极 补偿. 连接 至 管脚 21 (v
ref 输出
) 通过 一个 100
电阻 或者 通过 一个 200 分压器 为 双极 补偿 调整 或者 d/一个 1.
25 V
ref 在
2
连接 至 v
ref 输出
通过 500
fixed 电阻 或者 通过 一个 1k
增益 调整 分压器 为 d/一个 2.
26 V
ref 在
1
连接 至 v
ref 输出
通过 500
fixed 电阻 或者 通过 一个 1k
增益 调整 分压器 为 d/一个 1.
27 V
输出
2
d/一个 2 相似物 输出.
28 V
输出
1
d/一个 1 相似物 输出.
管脚 描述
真实 表格
WR EN1 EN2 LDAC 重置 运作
XXXX 0重置 两个都 d/一个 latches. 做
不 重置 输入 latches.
1 X X X 1 非 运作
X 1 1 1 1 非 运作
0101 1加载 数据 在 第一 分级 为 d/一个 2
0011 1加载 数据 在 第一 分级 为 d/一个 1
0110 1加载 第二 分级 从 第一
分级, 两个都 d/作
0000 1所有 latches transparent
“x” = don’t 小心
> 5ns
> 50ns
> 50ns
(加载 第一 分级 从 数据 总线: ldac = 1)
DB11–DB0
WR
> 50ns
写 循环 #1
EN
X
±1/2lsb
重置
> 50ns
+10V
–10V
0V
t
安排好
V
输出
重置 command (双极 模式)
EN
X
, ldac, wr = don’t 小心
t
安排好
±1/2lsb
LDAC
WR
> 50ns
> 50ns
V
输出
写 循环 #2
(加载 第二 分级 从 第一 分级: en
X
= 1)
这 信息 提供 在此处 是 相信 至 是 可依靠的; 不管怎样, 芒刺-褐色 假设 非 责任 为 不精确 或者 省略. burr-brown 假设
非 责任 为 这 使用 的 这个 信息, 和 所有 使用 的 此类 信息 将要 是 全部地 在 这 用户’s 自己的 风险. 价格 和 规格 是 主题 至 改变
没有 注意. 非 专利权 权利 或者 许可 至 任何 的 这 电路 描述 在此处 是 暗指 或者 准予 至 任何 第三 群. 芒刺-褐色 做 不 授权 或者 授权
任何 芒刺-褐色 产品 为 使用 在 生命 支持 设备 和/或者 系统.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com