50 管脚 描述
管脚 No
名字 IO 描述
(插件) (pcc)
1 1 COL O
Collision 发现 Output
一个 TTLMOS 水平的 起作用的 高 output 一个 10 MHz
(
一个
25%–15%) 信号 在 这 collision 输入 将 生产 一个 逻辑 高 在 COL
output 当 非 信号 是 呈现 在 这 collision input COL 输出 将 go low
2 2 RXD O
Receive 数据 输出
一个 TTLMOS 水平的 signal 这个 是 这 NRZ 数据 输出
从 这 数字的 阶段-锁 loop 这个 信号 应当 是 抽样 用 这
控制 在 这 rising 边缘 的 receive clock
3 3 CRS O
运输车 Sense
一个 TTLMOS 水平的 起作用的 高 signal 它 是 asserted 当 有效的
数据 从 这 transceiver 是 呈现 在 这 receive input 它 是 de-asserted 一个
和 一个 half 位 时间 之后 这 last 位 在 receive input
4 4 RXC O
Receive 时钟
一个 TTLMOS 水平的 recovered clock 当 这 阶段-锁 循环
locks 至 一个 有效的 新当选的 信号 一个 10 MHz 时钟 信号 是 使活动 在 这个 output
这个 输出 仍然是 低 在 空闲 (5 位 时间 之后 activity ceases 在 receive
输入)
5 5 SEL I
模式 Select
一个 TTL 水平的 input 当 high transmit
一个
和 transmit
b
输出
是 在 这 一样 电压 在 空闲 状态 供应 一个 ‘‘zero’’ differential 当 low
transmit
一个
是 积极的 和 遵守 至 transmit
b
在 空闲 state
6 6–9 地
负的 供应 Pins
7 10 LBK I
Loopback
一个 TTL 水平的 起作用的 高 在 这个 输入 使能 这 loopback mode
811X1 I
结晶 或者 外部 频率 源 输入 (ttl)
912X2 O
结晶 反馈 输出
这个 输出 是 使用 在 这 结晶 连接 only 它
必须 是 left 打开 当 驱动 X1 和 一个 外部 频率 source
10 13 TXD I
Transmit 数据
一个 TTL 水平的 input 这个 信号 是 抽样 用 这 SNI 在 这 rising
边缘 的 transmit 时钟 当 transmit 使能 输入 是 high 这 SNI 结合
transmit 数据 和 transmit 时钟 信号 在 一个 Manchester encoded 位 stream
和 发送 它 differentially 至 这 transceiver
11 14 TXC O
Transmit 时钟
一个 TTLMOS 水平的 10 MHz 时钟 信号 获得 从 这 20
MHz oscillator 这个 时钟 信号 是 总是 active
12 15 TXE I
Transmit 使能
一个 TTL 水平的 起作用的 高 数据 encoder 使能 input 这个 信号
是 也 抽样 用 这 SNI 在 这 rising 边缘 的 transmit clock
13 16 TX
b
O
Transmit 输出
差别的 线条 驱动器 这个 发送 这 encoded 数据 至 这
transceiver 这些 输出 是 源 followers 和 需要 270
X
pulldown
14 17 TX
一个
电阻器 至 GND
15 18 NC
非 Connection
16
17 19 CAP O
绕过 电容
一个 陶瓷的 电容 (更好 比 0001
m
f) 必须 是
连接 从 这个 管脚 至 GND
18 20–23 VCC
积极的 供应 管脚
一个 01
m
F 陶瓷的 解耦 电容 必须 是
连接 横过 VCC 和 地 作 关闭 至 这 设备 作 possible
19
20 24 NC
非 Connection
21 25 RX
b
I
Receive 输入
差别的 receive 输入 一双 从 这 transceiver
22 26 RX
一个
23 27 CD
b
I
Collision 输入
差别的 collision 输入 一双 从 这 transceiver
24 28 CD
一个
5