DS2181A
3 的 32
transmit 管脚 描述 (40-管脚 插件 仅有的)
表格 1
管脚 标识 类型 描述
1 TMSYNC I
transmit multiframe 同步.
低-高 转变 establishes 开始 的
cas 和/或者 crc4 multiframe. 能 是 系 低, 准许 内部的
multiframe 计数器 至 run 自由.
2 TFSYNC I
transmit 框架 同步.
低-高 转变 每 框架 时期
establishes 框架 boundaries. 能 是 系 低, 准许 tmsync 至
establish 框架 boundaries.
3TCLK I
transmit 时钟.
2.048 mhz primary 时钟.
4TCHCLK O
transmit 频道 时钟.
256 khz 时钟 这个 identifies timeslot
boundaries. 有用的 为 并行的-至-串行 转换 的 频道 数据.
5TSER I
transmit 串行 数据.
nrz 数据 输入, 抽样 在 下落 edges 的
tclk.
6TMO O
transmit multiframe 输出.
输出 的 multiframe 计数器; 高
在 框架 0, 低 否则.
7TXD I
transmit extra 数据.
抽样 在 下落 边缘 的 tclk 在 位
时间 5, 7, 和 8 的 timeslot 16 在 框架 0 当 cas signaling 是
使能.
8TSTS O
transmit signaling timeslot.
高 在 timeslot 16 的 每
框架, 低 否则.
9TSD I
transmit signaling 数据.
cas signaling 数据 输入; 抽样 在
下落 edges 的 tclk 为 嵌入 在 优于 timeslot 16 当
使能.
10 TIND I
transmit 国际的 和 国家的 数据.
抽样 在 下落
边缘 的 tclk 在 位 1 时间 的 timeslot 0 每 框架
(国际的) 和/或者 在 位 时间 4 通过 8 的 timeslot 0 在
非-排整齐 frames (国家的) 当 使能.
11 TAF O
transmit 排成直线 框架.
高 在 frames containing 这
框架 排成直线 信号, 低 否则.
12
13
TPOS
TNEG
O
transmit 双极 数据 输出.
updated 在 rising 边缘 的 tclk.
sychronizer 状态 管脚 (44-管脚 plcc 仅有的)
表格 2a
管脚 标识 类型 描述
3RMSA O
receive multiframe 搜索 起作用的
. 这个 管脚 将 转变 高
当 这 synchronizer searching 为 这 cas multiframe 排成直线
文字 是 起作用的.
6RFSA O
receive 框架 搜索 起作用的
. 这个 管脚 将 转变 高 当 这
synchronizer searching 为 这 fas 是 起作用的.
25 RCTO O
receive crc4 时间 输出
. 这个 管脚 将 转变 高 当 这
rcto 计数器 reaches 它的 最大 计数 的 32. 这 管脚 将 返回
低 当 也 这 ds2181aq reaches crc4 multiframe
同步, 或者 如果 crc4 是 无能 通过 crc.2, 或者 如果 这 设备 是
issued 一个 硬件 重置 通过 这
RST
管脚.
28 RCSA O
receive crc4 搜索 起作用的
. 这个 管脚 将 转变 高 当 这
synchronizer searching 为 这 crc4 multiframe 排成直线 文字 是
起作用的.