4
DSP56001
MOTOROLA
外部 时钟/结晶 输入 (extal)
extal 将 是 使用 至 接口 这 结晶 振荡器 输入 至 一个 exter-
nal 结晶 或者 一个 外部 时钟.
结晶 输出 (xtal)
这个 输出 connects 这 内部的 结晶 振荡器 输出 至 一个 外部
结晶. 如果 一个 外部 时钟 是 使用, xtal 应当 不 是 连接.
host 接口
host 数据 总线 (h0-h7)
这个 双向的 数据 总线 是 使用 至 转移 数据 在 这 host
处理器 和 这 dsp56001. 这个 总线 是 一个 输入 除非 使能 用
一个 host 处理器 读. h0-h7 将 是 编写程序 作 一般 pur-
pose 并行的 i/o 管脚 called pb0-pb7 当 这 host 接口 是 不
正在 使用. 这些 管脚 是 配置 作 一个 gpio 输入 管脚 在
硬件 重置.
host 地址 (ha0-ha2)
这些 输入 提供 这 地址 选择 为 各自 host 接口
寄存器. ha0-ha2 将 是 编写程序 作 一般 目的 并行的
i/o 管脚 called pb8-pb10 当 这 host 接口 是 不 正在 使用.
这些 管脚 是 配置 作 一个 gpio 输入 管脚 在 硬件 重置.
host 读/写 (hr/w
)
这个 输入 选择 这 方向 的 数据 转移 为 各自 host 处理器
进入. hr/w
将 是 编写程序 作 一个 一般 目的 i/o 管脚
called pb11 当 这 host 接口 是 不 正在 使用. 这个 管脚 是 con-
figured 作 一个 gpio 输入 管脚 在 硬件 重置.
host 使能 (hen
)
这个 输入 使能 一个 数据 转移 在 这 host 数据 总线. 当 hen
是
asserted 和 hr/w
是 高, h0-h7 变为 输出, 和 dsp56001
数据 将 是 读 用 这 host 处理器, 当 hen
是 asserted 和
hr/w
是 低, h0-h7 变为 输入 和 host 数据 是 latched inside 这
dsp 当 hen
是 deasserted. 正常情况下 一个 碎片 选择 信号, 获得
从 host 地址 解码 和 一个 使能 时钟, 是 使用 至 发生
HEN
. hen将 是 编写程序 作 一个 一般 目的 i/o 管脚 called
pb12 当 这 host 接口 是 不 正在 使用. 这个 管脚 是 配置
作 一个 gpio 输入 管脚 在 硬件 重置.
host 要求 (hreq
)
这个 打开-流 输出 信号 是 使用 用 这 dsp56001 host 接口
至 要求 维护 从 这 host 处理器, dma 控制, 或者 简单的
外部 控制. hreq
将 是 编写程序 作 一个 一般 目的
i/o 管脚 (不 打开-流) called pb13 当 这 host 接口 是 不 是-
ing 使用. hreq
应当 是 牵引的 高 当 不 在 使用. 这个 管脚 是 con-
figured 作 一个 gpio 输入 管脚 在 硬件 重置.
host acknowledge (hack
)
这个 输入 有 二 功能: 1) 至 receive 一个 host acknowledge hand-
shake 信号 为 dma transfers 和, 2) 至 receive 一个 host 中断 交流-
知识 兼容 和 mc68000 家族 processors. hack
将
是 编写程序 作 一个 一般 目的 i/o 管脚 called pb14 当 这
host 接口 是 不 正在 使用. 这个 管脚 是 配置 作 一个 gpio 输入
管脚 在 硬件 重置.
HACK
应当 是 牵引的 高 当 不
在 使用.
串行 communications 接口 (sci)
receive 数据 (rxd)
这个 输入 receives 字节-朝向 数据 在 这 sci receive 变换 reg-
ister. 输入 数据 是 抽样 在 这 积极的 边缘 的 这 receive 时钟.
rxd 将 是 编写程序 作 一个 一般 目的 i/o 管脚 called pc0
当 这 sci 是 不 正在 使用. 这个 管脚 是 配置 作 一个 gpio 输入
管脚 在 硬件 重置.
transmit 数据 (txd)
这个 输出 transmits 串行 数据 从 这 sci transmit 变换 寄存器.
数据 改变 在 这 负的 边缘 的 这 transmit 时钟. 这个 输出
是 稳固的 在 这 积极的 边缘 的 这 transmit 时钟. txd 将 是 pro-
grammed 作 一个 一般 目的 i/o 管脚 called pc1 当 这 sci 是 不
正在 使用. 这个 管脚 是 配置 作 一个 gpio 输入 管脚 在 hard-
ware 重置.
sci 串行 时钟 (sclk)
这个 双向的 管脚 提供 一个 输入 或者 输出 时钟 从 这个 这
transmit 和/或者 receive 波特 比率 是 获得 在 这 异步的 模式
和 从 这个 数据 是 transferred 在 这 同步的 模式. sclk
将 是 编写程序 作 一个 一般 目的 i/o 管脚 called pc2 当
这 sci 是 不 正在 使用. 这个 管脚 是 配置 作 一个 gpio 输入 管脚
在 硬件 重置.
同步的 串行 接口 (ssi)
串行 控制 零 (sc0)
这个 双向的 管脚 是 使用 为 控制 用 这 ssi. sc0 将 是 pro-
grammed 作 一个 一般 目的 i/o 管脚 called pc3 当 这 ssi 是 不
正在 使用. 这个 管脚 是 配置 作 一个 gpio 输入 管脚 在 hard-
ware 重置.
串行 控制 一个 (sc1)
这个 双向的 管脚 是 使用 为 控制 用 这 ssi. sc1 将 是 pro-
grammed 作 一个 一般 目的 i/o 管脚 called pc4 当 这 ssi 是 不
正在 使用. 这个 管脚 是 配置 作 一个 gpio 输入 管脚 在 hard-
ware 重置.
串行 控制 二 (sc2)
这个 双向的 管脚 是 使用 为 控制 用 这 ssi. sc2 将 是 pro-
grammed 作 一个 一般 目的 i/o 管脚 called pc5 当 这 ssi 是 不
正在 使用. 这个 管脚 是 配置 作 一个 gpio 输入 管脚 在 hard-
ware 重置.
ssi 串行 时钟 (sck)
这个 双向的 管脚 提供 这 串行 位 比率 时钟 为 这 ssi 当
仅有的 一个 时钟 是 使用. sck 将 是 编写程序 作 一个 一般 pur-
pose i/o 管脚 called pc6 当 这 ssi 是 不 正在 使用. 这个 管脚 是
配置 作 一个 gpio 输入 管脚 在 硬件 重置.
ssi receive 数据 (srd)
这个 输入 管脚 receives 串行 数据 在 这 ssi receive 变换 寄存器.
srd 将 是 编写程序 作 一个 一般 目的 i/o 管脚 called pc7
当 这 ssi 是 不 正在 使用. 这个 管脚 是 配置 作 一个 gpio 输入
管脚 在 硬件 重置.
ssi transmit 数据 (标准)
这个 输出 管脚 transmits 串行 数据 从 这 ssi transmit 变换 reg-
ister. 标准 将 是 编写程序 作 一个 一般 目的 i/o 管脚 called
pc8 当 这 ssi 是 不 正在 使用. 这个 管脚 是 配置 作 一个 gpio
输入 管脚 在 硬件 重置.