首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:27279
 
资料名称:AD8321AR-REEL
 
文件大小: 660.82K
   
说明
 
介绍:
Gain Programmable CATV Line Driver
 
 


: 点此下载
  浏览型号AD8321AR-REEL的Datasheet PDF文件第1页
1
浏览型号AD8321AR-REEL的Datasheet PDF文件第2页
2
浏览型号AD8321AR-REEL的Datasheet PDF文件第3页
3

4
浏览型号AD8321AR-REEL的Datasheet PDF文件第5页
5
浏览型号AD8321AR-REEL的Datasheet PDF文件第6页
6
浏览型号AD8321AR-REEL的Datasheet PDF文件第7页
7
浏览型号AD8321AR-REEL的Datasheet PDF文件第8页
8
浏览型号AD8321AR-REEL的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD8321
–4–
rev. 0
提醒
静电释放 (静电的 释放) 敏感的 设备. 静电的 charges 作 高 作 4000 v readily
accumulate 在 这 人 身体 和 测试 设备 和 能 释放 没有 发现.
虽然 这 ad8321 特性 专卖的 静电释放 保护 电路系统, 永久的 损坏 将
出现 在 设备 subjected 至 高 活力 静电的 discharges. 因此, 恰当的 静电释放
预防措施 是 推荐 至 避免 效能 降级 或者 丧失 的 符合实际.
订货 手册
模型 温度 范围 包装 描述
JA
包装 选项
AD8321AR –40
°
c 至 +85
°
C 20-含铅的SOIC 58
°
c/w* r-20
ad8321ar-卷轴 –40
°
c 至 +85
°
C 20-含铅的SOIC 58
°
c/w* r-20
ad8321-eval evaluation 板
*thermal 阻抗 量过的 在 semi 标准 4-layer 板.
绝对 最大 ratings*
供应 电压 +v
S
管脚 7, 8, 9, 17, 20 . . . . . . . . . . . . . . . . . . . . . . . . . . . +11 v
输入 电压
管脚 18, 19 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
±
0.5 v
管脚 1, 2, 3, 6 . . . . . . . . . . . . . . . . . . . . . . –0.8 v 至 +5.5 v
内部的 电源 消耗
小 外形 (r). . . . . . . . . . . . . . . . . . . . . . . . . . . 0.90 w
运行 温度 范围 . . . . . . . . . . . –40
°
c 至 +85
°
C
存储 温度 范围 . . . . . . . . . . . . –65
°
c 至 +150
°
C
含铅的 温度, 焊接 60 秒 . . . . . . . . . . +300
°
C
*stresses 在之上 那些 列表 下面 绝对 最大 比率 将 导致 perma-
nent 损坏 至 这 设备. 这个 是 一个 压力 比率 仅有的; 函数的 运作 的 这
设备 在 这些 或者 任何 其它 情况 在之上 那些 表明 在 这 运算的
部分 的 这个 规格 是 不 暗指. 暴露 至 绝对 最大 比率
情况 为 扩展 时期 将 影响 设备 可靠性.
管脚 配置
顶 视图
(不 至 规模)
20
19
18
17
16
15
14
13
12
11
1
2
3
4
5
6
7
8
9
10
AD8321
VOUT
VCC
VCC
CLK
DATEN
VCC
PD
BYP1
VIN–
VCC
BYP2
SDATA
VCC
VIN+
管脚 函数 描述
管脚 函数 描述
1 SDATA 串行 数据 输入. 这个 数字的 输入 准许 为 一个 8-位 串行 (增益) 文字 至 是 承载 在 这 内部的
寄存器 和 这 msb (大多数 重大的 位) 第一.
2 CLK 时钟 输入. 这 时钟 端口 控制 这 串行 attenuator 数据 转移 比率 至 这 8-位 主控-从动装置
寄存器. 一个 逻辑 0-至-1 转变 latches 这 数据 位 和 一个 1-至-0 transfers 这 数据 位 至 这 从动装置.
这个 需要 这 输入 串行 数据 文字 至 是 有效的 在 或者 在之前 这个 时钟 转变.
3
DATEN
数据 使能 低 输入. 这个 端口 控制 这 8-位 并行的 数据 获得 和 变换 寄存器. 一个 逻辑 0-至-
1 转变 transfers 这 latched 数据 至 这 attenuator 核心 (updates 这 增益) 和 同时发生地
inhibits 串行 数据 转移 在 这 寄存器. 一个 1-至-0 转变 inhibits 这 数据 获得 (holds 这 previ-
ous 增益 状态) 和 同时发生地 使能 这 寄存器 为 串行 数据 加载.
4, 11, 12,
13, 15, 16 一般 外部 地面 涉及.
5 BYP1 V
CC
/2 涉及 管脚. 一个 直流 输出 涉及 水平的 那 是 equal 至 1/2 的 这 供应 电压 (vcc). 这个
端口 应当 是 externally 交流-decoupled (0.1
µ
f 电容). 为 外部 使用 的 这个 涉及 电压,
buffering 是 必需的.
6
PD
电源-向下 低 逻辑 输入. 一个 逻辑 0 powers 向下 (shuts 止) 这 电源 放大器 disabling 这
输出 信号 和 enabling 这 反转 放大器. 一个 逻辑 1 使能 这 输出 电源 放大器 和
使不能运转 这 反转 放大器.
7, 8, 9, 17, 20 VCC 一般 positive 外部 供应 电压.
10 VOUT 输出 信号 端口. 直流-片面的 至 大概 v
CC
/2.
14 BYP2 内部的 绕过. 这个 管脚 必须 是 externally 交流-decoupled (0.1
µ
f cap).
18 VIN+ 同相 输入. 直流-片面的 至 大概 v
CC
/2. 为 单独的-结束 反相的 运作, 使用
0.1
µ
f 解耦 电容 在 vin+ 和 地面.
19 VIN– 反相的 输入. 直流-片面的 至 大概 v
CC
/2. 应当 是 交流-结合 和 一个 0.1
µ
f 电容.
WARNING!
静电释放 敏感的 设备
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com