2–4 altera 公司
配置 handbook, 容积 2 8月 2005
函数的 描述
1
为 更多 信息 在 stratix 偏远的 系统 配置,
谈及 至 这
使用 偏远的 系统 configuration 和 stratix &放大;
stratix gx 设备 chapter 的 这 stratix
设备
Handbook
.
其它 用户 可编程序的 特性 包含:
■
real-时间 decompression 的 配置 数据
■
可编程序的 配置 时钟 (
DCLK
)
■
flash isp
■
可编程序的 电源-在-重置 延迟 (
PORSEL
)
fpga 配置
fpga 配置 是 managed 用 这 配置 控制 碎片.
这个 处理 包含 读 configuration 数据 从 这 flash 记忆,
decompressing 它 如果 需要, transmitting 配置 数据 通过 这
适合的
DATA[]
管脚, 和 处理errors 情况.
之后 por, 这 控制 确定 这 用户-定义 配置
选项 用 读 它的 运算tion 位 从 这 flash 记忆. 这些 选项
包含 这 配置 scheme,配置 时钟 速,
decompression, 和 配置 page settings. 这 选项 位 是
贮存 在 flash 地址 location0x8000 (文字 地址) 和 occupy
512-位 或者 32-words 的 记忆. these 选项 位 是 读 使用 这
内部的 flash 接口 和 这 de故障 10 mhz 内部的 振荡器.
之后 获得 这 配置 settings, 它 checks 如果 这 fpga 是 准备好
至 接受 配置 数据 用 monitoring 这
nSTATUS
和
conf_完毕
线条. 当 这 fpga 是 准备好 (
nSTATUS
是 高 和
conf_完毕
是 低), 这 控制 begins 数据 转移 使用 这
DCLK
和
DATA[]
输出 管脚. 这 控制 选择 这 配置 页 至
是 transmitted 至 这 fpga(s) 用 抽样 它的
pgm[2..0]
管脚 之后 por
或者 重置.
这 函数 的 这 配置 单位 是 至 transmit decompressed 数据
至 这 fpga, 取决于 在 这 configuration scheme. 这 增强
配置 设备 支持 四 concurrent 配置 模式, 和
n = 1, 2, 4, 或者 8 (在哪里 n 是 这 号码 的 位 那 是 sent 每
DCLK
循环
在 这
DATA[n]
线条). 这 值 n=1 corresponds 至 这 传统的 ps
配置 scheme. 这 值 n=2,4, 和 8 correspond 至 concurrent
配置 的 2, 4, 或者 8 不同的ps 配置 chains, 各自.
additionally, 这 fpga 能 是 配置 在 fpp 模式, 在哪里 第八 位
的
数据
是 clocked 在 这 fpga 每
DCLK
循环. 取决于 在 这
配置 总线 宽度 (n), 这 电路 shifts uncompressed
配置 数据 至 这 有效的
DATA[n]
管脚. unused
DATA[]
管脚 驱动
低.