altera 公司 5
flex 8000 可编程序的 逻辑 设备 家族 数据 薄板
flex 8000
3
图示 1显示 一个 块 图解 的 这 flex 8000 architecture. 各自
组 的 第八 les 是 联合的 在 一个 lab; labs 是 arranged 在 rows
和 columns. 这 i/o 管脚 是 supported 用 i/o elements (ioes) located
在 这 ends 的 rows 和 columns. 各自 ioe 包含 一个 双向的 i/o
缓存区 和 一个 flipflop 那 能 是 使用 作 也 一个 输入 或者 输出 寄存器.
图示 1. flex 8000 设备 块 图解
信号 interconnections 在里面 flex 8000 设备 和 在 设备
管脚 是 提供 用 这 fasttrack interconnect, 一个 序列 的 快,
持续的 途径 那 run 这 全部 长度 和 宽度 的 这 设备.
ioes 是 located 在 这 终止 的 各自 行 (horizontal) 和 column (vertical)
fasttrack interconnect path.
IOEIOE IOEIOE
IOE
IOE
IOE
IOE
IOE
IOE
IOE
IOE
IOEIOE IOEIOE
i/o 元素
(ioe)
逻辑 排列
块 (lab)
逻辑
元素 (le)
FastTrack
Interconnect