首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:302016
 
资料名称:ES2828S
 
文件大小: 66.18K
   
说明
 
介绍:
V.90 PCI DSP Modem Solution
 
 


: 点此下载
  浏览型号ES2828S的Datasheet PDF文件第1页
1
浏览型号ES2828S的Datasheet PDF文件第2页
2

3
浏览型号ES2828S的Datasheet PDF文件第4页
4
浏览型号ES2828S的Datasheet PDF文件第5页
5
浏览型号ES2828S的Datasheet PDF文件第6页
6
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ess 技术, 公司 sam0402-050301 3
es2898/es2828 产品 brief
管脚 描述
管脚 描述
表格 1 lists 这 es2898 管脚 描述. 表格 2 lists 这
es2828 管脚 描述.
表格 1 es2898 管脚 描述
Names 管脚 号码 i/o 定义
ad[16:31]
1:13, 98, 99, 100 I
当 这 es2898 接口 一个 pci 总线, 这些 管脚 函数 作 ad[16:31]. 这 pci 总线
实现 一个 32-位 多路复用 地址 和 数据 总线.
14, 20, 22, 41, 47,
71, 90
地面.
c/be[3:0]#
15, 21, 31, 32 I
总线 command/字节 使能. 这些 管脚 是 多路复用. 在 这 地址 阶段 的 一个 总线
transaction, 这些 管脚 定义 这 总线 command. 在 这 数据 阶段, 这些 管脚 是 使用 作
字节 使能.
VDD 16, 18, 46, 48, 77,
83, 85, 93
I 数字的 供应 电压, 3.3v.
VDD
17 I
当 这 es2898 接口 一个 pci 总线, 使用 一个 内部的 碎片 选择 和 系 这 cs 管脚 至 这个
vdd 管脚 通过 一个 pullup 10k
电阻.
PERR# 19 O parity 错误 输出.
ad[0:15]
23:30, 33:40 i/o
当 这 es2898 接口 一个 pci 总线, 这些 管脚 函数 作 ad[15:0]. 这 pci 总线
实现 一个 32-位 多路复用 地址 和 数据 总线.
XTALI 42 I es2898 时钟 输入. 这个 管脚 能 是 驱动 用 也 一个 结晶 或者 一个 振荡器. 当 使用 一个
结晶, xtalo 是 使用 作 这 其它 结晶 管脚. 当 使用 一个 振荡器, 这 输出 的 这
振荡器 是 连接 至 xtali. 一个 内部的 时钟 doubler doubles 这 频率 在 xtali.
XTALO 43 O 工作 在 conjunction 和 xtali 当 一个 结晶 是 使用. 当 一个 振荡器 是 使用, xtalo 是
left unconnected.
CLKOUT 44 O fixed-频率 时钟 输出. 这 频率 的 这个 管脚 是 这 一样 作 这 结晶 输入 的 这
dsp 时钟. 这 时钟 是 stopped 在 d2 和 d3 states 当 这 st_clkout 位 是 设置.
bsel1 / bsel0 45, 61 I 使用 至 决定 这 运行 模式 的 这 es2898. 这些 管脚 是 抽样 在 这 下落
边缘 的 重置 和 是 encoded 作 跟随:.
FL0 49 O 使用 作 标记 0 输出 在 正常的 运作.
FL1 50 O 使用 作 标记 1 输出 在 正常的 运作 当 这 绕过 电路系统 是 包含. 将 是
使活动 在 电源-向下 模式.
FL2 51 O 功能 作 标记 2 输出 在 正常的 运作, 和 能 也 是 使用 至 提供 一个 通过-
通过 重置 至 这 es2828. 至 bring 这 设备 输出 的 重置, 写 一个 逻辑 零. fl2 carries
这 重置 信号 为 这 es2828.
pf[7:0] 52, 53, 54, 55, 56,
57, 58, 59
i/o 一般-目的 可编程序的 双向的 标记 管脚. 这些 管脚 能 是 使用 为 接合
和 一个 电话 或者 其它 设备, performing 此类 功能 作 phone-止-hook, phone-在-hook,
环绕, caller id, 等 pf[0] 是 specially 设计 至 支持 这 环绕 函数.
vdd(5v) 60 I 数字的 供应 电压. 如果 这 es2898 接口 和 一个 5v 输入, 系 这个 管脚 至 5v. 否则, 系
这个 管脚 至 3.3v.
SEDO 62 I 串行 可擦可编程只读存储器 数据 输入.
SECS 63 O 串行 可擦可编程只读存储器 碎片 选择.
SEDI 64 O 串行 可擦可编程只读存储器 串行 数据 输出.
SECLK 65 O 串行 可擦可编程只读存储器 时钟.
SCLK1 66 i/o 一个 的 二 串行 时钟 输入. 这个 时钟 能 是 发生 也 用 这 es2898 或者 用 这
es2828.
配置 bsel1 (管脚 45) bsel0 (管脚 61)
保留 0 0
保留 0 1
pci 接口 1 0
generic 16-位 host 接口 1 1
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com