首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:310900
 
资料名称:ADMCF341BR
 
文件大小: 1106.41K
   
说明
 
介绍:
DashDSP⑩ 28-Lead Flash Mixed-Signal DSP with Enhanced Analog Front End
 
 


: 点此下载
  浏览型号ADMCF341BR的Datasheet PDF文件第4页
4
浏览型号ADMCF341BR的Datasheet PDF文件第5页
5
浏览型号ADMCF341BR的Datasheet PDF文件第6页
6
浏览型号ADMCF341BR的Datasheet PDF文件第7页
7

8
浏览型号ADMCF341BR的Datasheet PDF文件第9页
9
浏览型号ADMCF341BR的Datasheet PDF文件第10页
10
浏览型号ADMCF341BR的Datasheet PDF文件第11页
11
浏览型号ADMCF341BR的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. 0–8–
ADMCF341
这 处理器 包含 三 独立 computational 单位:
这 arithmetic 和 逻辑 单位 (alu), 这 乘法器/accumulator
(mac), 和 这 shifter. 这 computational 单位 处理 16-位
数据 直接地 和 有 provisions 至 支持 multiprecision
computations. 这 alu 执行 一个 标准 设置 的 arithmetic
和 逻辑 行动 作 好 作 提供 支持 为 分隔
primitives. 这 mac 执行 单独的-循环 乘以, 乘以/增加,
和 乘以/减去 行动 和 40 位 的 accumulation.
这 shifter 执行 logical 和 arithmetic shifts, normalization,
denormalization, 和 derive-exponent 行动. 这 shifter
能 是 使用 至 efficiently 执行 numeric format 控制,
包含 floating-要点 描述. 这 内部的 结果 (r)
总线 直接地 connects 这 computational 单位 所以 那 这 输出
的 任何 单位 将 是 这 输入 的 任何 单位 在 这 next 循环.
一个 powerful 程序 sequencer 和 二 专心致志的 数据 地址
发生器 确保 效率高的 传送 的 operands 至 这些 compu-
tational 单位. 这 sequencer 支持 conditional jumps 和
子例程 calls 和 returns 在 一个 单独的 循环. 和 内部的 循环
counters 和 循环 stacks, 这 admcf341 executes looped 代号
和 零 overhead; 非 explicit jump 说明 是 必需的 至
维持 这 循环.
二 数据 地址 发生器 (dags) 提供 地址 为
同时发生的 双 operand fetches 从 数据 记忆 和 pro-
gram 记忆. 各自 dag 维持 和 updates 四 地址
pointers (i 寄存器). whenever 这 pointer 是 使用 至 进入
数据 (间接的 寻址), 它 是 邮递-修改 用 这 值 在
一个 的 四 修改 (m 寄存器). 一个 长度 值 将 是
有关联的 和 各自 pointer (l 寄存器) 至 执行 自动-
matic modulo 寻址 为 圆形的 缓存区. 这 圆形的
buffering 特性 是 也 使用 用 这 串行 端口 为 自动
数据 transfers 至 和 从 在-碎片 记忆. dag1 发生
仅有的 数据 记忆 地址 和 提供 一个 optional 位-倒置
能力. dag2 将 发生 也 程序 或者 数据 记忆
地址 但是 有 非 位-倒置 能力. 效率高的 数据 trans-
fer 是 达到 和 这 使用 的 five 内部的 buses:
程序 记忆 地址 (pma) 总线
程序 记忆 数据 (pmd) 总线
数据 记忆 地址 (dma) 总线
数据 记忆 数据 (dmd) 总线
结果 (r) 总线
程序 记忆 能 store 两个都 说明 和 数据, 准许-
ting 这 admcf341 至 fetch 二 operands 在 一个 单独的 cycle—
一个 从 程序 记忆 和 一个 从 数据 记忆. 这
admcf341 能 fetch 一个 operand 从 在-碎片 程序
记忆 和 这 next 操作指南 在 这 一样 循环. 这
admcf341 写 数据 从 它的 16-位 寄存器 至 这 24-位
程序 记忆 使用 这 px 寄存器 至 提供 这 更小的 8
位. 当 它 读 数据 (不 说明) 从 24-位 程序
记忆 至 一个 16-位 数据 寄存器, 这 更小的 8 位 是 放置 在
这 px 寄存器.
这 admcf341 能 respond 至 一个 号码 的 distinct dsp
核心 和 附带的 中断. 这 dsp 中断 comprise 一个
串行 端口 receive 中断, 一个 串行 端口 transmit 中断, 一个
计时器 中断, 和 二 软件 中断. additionally, 这
发动机 控制 peripherals 包含 二 pwm 中断 和 一个
pio 中断.
串行 端口 0 (sport0) 提供 一个 完全 同步的 串行
接口 和 optional companding 在 硬件 和 一个 宽
多样性 的 framed 和 unframed 数据 transmit 和 receive
模式 的 运作. 串行 端口 1 (sport1) 是 有 和 一个
限制 号码 的 i/os. 它 是 mainly 将 为 codebooting 至
串行 roms (srom) 和 支持 的 这 debugging tools.
sport0 和 sport1 能 发生 一个 内部的 可编程序的
串行 时钟 或者 接受 一个 外部 串行 时钟.
一个 可编程序的 间隔 计数器 是 也 包含 在 这 dsp
核心 和 能 是 使用 至 发生 periodic 中断. 一个 16-位
计数 寄存器 (tcount) 是 decremented 每 n 处理器
循环, 在哪里 n – 1 是 一个 范围调整 值 贮存 在 这 8-位 tscale
寄存器. 当 这 值 的 这 计数器 reaches 零, 一个 inter-
rupt 是 发生, 和 这 计数 寄存器 是 reloaded 从 一个
16-位 时期 寄存器 (tperiod).
这 admcf341 操作指南 设置 提供 有伸缩性的 数据 moves
和 multifunction (一个 或者 二 数据 moves 和 一个 computation)
说明. 各自 操作指南 是 executed 在 一个 单独的 50 ns
处理器 循环 (为 一个 10 mhz clkin). 这 admcf341
组装language 使用 一个 algebraic syntax 为 使容易 的 编码
和 readability. 一个 comprehensive 设置 的 开发 tools
支持 程序 开发. 为 更远 信息 在 这
dsp 核心, 谈及 至 这
adsp-2100 家族 用户’s 手工的,
第三
版本, 和 particular 涉及 至 这 adsp-2171.
串行 端口
这 admcf341 包含 二 完全 同步的 串行
端口 (sport1 和 sport0) 为 串行 交流 和
multiprocessor 交流.
下列的 是 一个 brief 列表 的 能力 的 这 admcf341
sports. 谈及 至 这
adsp-2100 家族 用户’s 手工的
, 第三
版本, 为 更远 详细信息.
sports 是 双向的 和 有 一个 独立的, 翻倍-buff-
ered transmit 和 receive 部分.
sports 使用 一个 外部 串行 时钟 或者 发生 它们的 自己的
串行 时钟 内部.
sports 有 独立 framing 为 这 receive 和
transmit sections. sections run 在 一个 frameless 模式 或者 和
框架 同步 信号 内部 或者 externally gener-
ated. 框架 同步 信号 是 起作用的 高 或者
inverted, 和 也 的 二 pulsewidths 和 timings.
sports 支持 串行 数据 文字 长度 从 3 位 至
16 位 和 提供 optional 一个-law 和
m
-law companding
符合 至 itu (formerly ccitt) 推荐
g.711.
sport receive 和 transmit sections 能 发生 唯一的
中断 在 完成 一个 数据 文字 转移.
sports 能 receive 和 transmit 一个 全部 圆形的 缓存区
中断 是 发生 之后 一个 数据 缓存区 转移.
sport0 有 一个 multichannel 接口 至 selectively receive
和 transmit 一个 24-文字, 或者 32-文字, timedivision multi-
plexed, 串行 bitstream.
sport0 能 是 配置 作 一个 spi 端口 (主控 模式
仅有的). 这 时钟 阶段 和 极性 是 可编程序的
通过 这 modectrl 寄存器.
sport1 是 这 default 端口 为 程序/数据 记忆 激励
加载 和 为 开发 tools 接口. 这 dt1/fl1
管脚 能 是 配置 作 srom/e
2
prom 重置 信号.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com