飞利浦 半导体
PCF8563
real-时间 时钟/calendar
产品 规格 16 april 1999 5 的 30
9397 750 04855
© 飞利浦 electronics n.v. 1999. 所有 权利 保留.
8.4 重置
这 PCF8563 包含 一个 内部的 重置 电路 这个 是 起作用的 whenever 这 振荡器
是 stopped. 在 这 重置 状态 这 I
2
c-总线 逻辑 是 initialized 和 所有 寄存器, 包含
这 地址 pointer, 是 cleared 和 这 例外 的 位 fe, vl, td1, td0, TESTC
和 ae 这个 是 设置 至 逻辑 1.
8.5 电压-低 探测器 和 时钟 监控
这 pcf8563 有 一个 在-碎片 电压-低 探测器. 当 v
DD
drops 在下 v
低
这
vl 位 (电压 低, 位 7 在 这 秒 寄存器) 是 设置 至 表明 那 可依靠的
时钟/calendar 信息 是 非 变长 有保证的. 这 vl flag 能 仅有的 是 cleared
用 软件.
这 vl 位 是 将 至 发现 这 situation 当 v
DD
是 减少 慢速地 为
例子 下面 电池 运作. 应当 V
DD
reach V
低
在之前 电源 是 re-asserted
然后 这 vl 位 将 是 设置. 这个 将 表明 那 这 时间 将 是 corrupted.
8.6 寄存器 organization
图 4. 电压-低 发现.
handbook, halfpage
vl 设置
正常的 电源
运作
时期 的 电池
运作
t
V
DD
V
低
MGR887
表格 4: 寄存器 overview
位 positions labelled 作 ‘
−
’是 不 执行; 那些 labelled 和 ‘0’ 应当 总是 是 写 和 逻辑 0.
地址 寄存器 名字 位 7 位 6 位 5 位 4 位 3 位 2 位 1 位 0
00H 控制/状态 1 TEST1 0 停止 0 TESTC 0 0 0
01H 控制/状态 2 0 0 0 德州仪器/tp AF TF AIE 系
0DH clkout 频率 FE
−−−−−
FD1 FD0
0EH 计时器 控制 TE
−−−−−
TD1 TD0
0FH 计时器 countdown
值
<计时器 countdown 值>