1998 Jul 08 2
飞利浦 半导体 产品 规格
8-位 同步的 二进制的 向下 计数器 74hc/hct40103
特性
•
Cascadable
•
同步的 或者 异步的 preset
•
输出 能力: 标准
•
I
CC
类别: msi
一般 描述
这 74hc/hct40103 是 高-速 si-门 cmos
设备 和 是 管脚 兼容 和 这 “40103” 的 这
“4000b” 序列. 它们 是 指定 在 遵从 和
电子元件工业联合会 标准 非. 7a.
这 74hc/hct40103 组成 各自 的 一个 8-位
同步的 向下 计数器 和 一个 单独的 输出 这个 是
起作用的 当 这 内部的 计数 是 零. 这 “40103”
包含 一个 单独的 8-位 二进制的 计数器 和 有 控制
输入 为 enabling 或者 disabling 这 时钟 (cp), 为 clearing
这 计数器 至 它的 最大 计数, 和 为 presetting 这
计数器 也 synchronously 或者 asynchronously. 所有
控制 输入 和 这 终端 计数 输出 (
tc) 是
起作用的-低 逻辑.
在 正常的 运作, 这 计数器 是 decremented 用 一个
计数 在 各自 积极的-going 转变 的 这 时钟 (cp).
counting 是 inhibited 当 这 终端 使能 输入 (
te)
是 高. 这 终端 计数 输出 (tc) 变得 低 当
这 计数 reaches 零 如果 TE 是 低, 和 仍然是 低 为
一个 全部 时钟 时期.
当 这 同步的 preset 使能 输入 (pe) 是 低,
数据 在 这 jam 输入 (p
0
至 p
7
) 是 clocked 在 这 计数器
在 这 next 积极的-going 时钟 转变 regardless 的 这
状态 的 te. 当 这 异步的 preset 使能 输入
(pl) 是 低, 数据 在 这 jam 输入 (p
0
至 p
7
) 是
asynchronously 强迫 在 这 计数器 regardless 的 这
状态 的 pe, te, 或者 cp. 这 jam 输入 (p
0
至 p
7
) 代表
一个 单独的 8-位 二进制的 文字.
当 这 主控 重置 输入 (mr) 是 低, 这 计数器 是
asynchronously cleared 至 它的 最大 计数 (decimal
255) regardless 的 这 状态 的 任何 其它 输入. 这
precedence relationship 在 控制 输入 是
表明 在 这 函数 表格.
如果 所有 控制 输入 除了 TE 是 高 在 这 时间 的 零
计数, 这 counters 将 jump 至 这 最大 计数, 给
一个 counting sequence 的 256 时钟 脉冲 长.
这 “40103” 将 是 倾泻 使用 这 te 输入 和 这
TC 输出, 在 也 一个 同步的 或者 波纹 模式.
快 涉及 数据
地 = 0 v; t
amb
=25
°
c; t
r
=t
f
= 6 ns
注释
1. C
PD
是 使用 至 决定 这 动态 电源 消耗 (p
D
在
µ
w):
P
D
=C
PD
×
V
CC
2
×
f
i
+∑
(c
L
×
V
CC
2
×
f
o
) 在哪里:
f
i
= 输入 频率 在 mhz
f
o
= 输出 频率 在 mhz
∑
(c
L
×
V
CC
2
×
f
o
) = 总 的 输出
C
L
= 输出 加载 电容 在 pf
V
CC
= 供应 电压 在 v
2. 为 hc 这 情况 是 v
I
= 地 至 v
CC
为 hct 这 情况 是 v
I
= 地 至 v
CC
−
1.5 v
标识 参数 情况
典型
单位
HC HCT
t
PHL
/ t
PLH
传播 延迟 cp 至 TC C
L
= 15 pf; v
CC
= 5 v 30 30 ns
f
最大值
最大 时钟 频率 32 31 MHz
C
I
输入 电容 3.5 3.5 pF
C
PD
电源 消耗 电容 每 包装 注释 1 和 2 24 27 pF