psd8xx 家族 PSD835G2
4
prog.
mcu 总线
intrf.
ADIO
端口
cntl0,
cntl1,
CNTL2
AD0
–
AD15
CLKIN
CLKIN
端口 f
CLKIN
PLD
输入
总线
prog.
端口
端口
一个
prog.
端口
端口
B
电源
MANGMT
单位
4 mbit 主要的 flash
记忆
8 sectors
VSTDBY
PA0
–
PA7
prog.
端口
端口
F
prog.
端口
端口
G
prog.
端口
端口
E
PB0
–
PB7
prog.
端口
端口
C
prog.
端口
端口
D
PF0
–
PF7
PG0
–
PG7
PE0
–
PE7
PC0
–
PC7
PD0
–
PD3
地址/数据/控制 总线
端口 一个 &放大; b
8 ext cs 至 端口 c 或者 f
24 输入 微观的
⇔
CELLS
端口 一个 ,b &放大; c
82
82
256 kbit secondary
flash 记忆
(激励 或者 数据)
4 sectors
64 kbit 电池
backup sram
runtime 控制
和 i/o 寄存器
sram 选择
perip i/o 模式 选择
微观的
⇔
cell 反馈 或者 端口 输入
CSIOP
flash isp cpld
(cpld)
16 输出 微观的
⇔
CELLS
flash decode
PLD
(
DPLD
)
pld, 配置
&放大; flash 记忆
LOADER
JTAG
串行
频道
(
PE6
)
页
寄存器
EMBEDDED
ALGORITHM
SECTOR
选择
SECTOR
选择
GLOBAL
config. &放大;
安全
图示 1. psd835g2 块 图解
*
额外的 地址 线条 能 是 brought 在 psd 通过 端口 一个, b, c, d, 或者 f.