首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:342430
 
资料名称:ADSP-2111TG-52
 
文件大小: 666.4K
   
说明
 
介绍:
ADSP-2100 Family DSP Microcomputers
 
 


: 点此下载
  浏览型号ADSP-2111TG-52的Datasheet PDF文件第2页
2
浏览型号ADSP-2111TG-52的Datasheet PDF文件第3页
3
浏览型号ADSP-2111TG-52的Datasheet PDF文件第4页
4
浏览型号ADSP-2111TG-52的Datasheet PDF文件第5页
5

6
浏览型号ADSP-2111TG-52的Datasheet PDF文件第7页
7
浏览型号ADSP-2111TG-52的Datasheet PDF文件第8页
8
浏览型号ADSP-2111TG-52的Datasheet PDF文件第9页
9
浏览型号ADSP-2111TG-52的Datasheet PDF文件第10页
10
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
adsp-21xx
–6–
rev. b
的 这 adsp-2111. 这 二 状态 寄存器 提供 状态
信息 至 两个都 这 adsp-2111 和 这 host 处理器.
hsr7 包含 一个 软件 重置 位 这个 能 是 设置 用 两个都 这
adsp-2111 和 这 host.
hip transfers 能 是 managed 使用 也 中断 或者 polling.
这 hip 发生 一个 中断 whenever 一个 hdr 寄存器
receives 数据 从 一个 host 处理器 写. 它 也 发生 一个
中断 当 这 host 处理器 有 执行 一个 successful
读 的 任何 hdr. 这 读/写 状态 的 这 hdrs 是 也
贮存 在 这 hsr 寄存器.
这 hmask 寄存器 位 能 是 使用 至 掩饰 这 一代 的
读 或者 写 中断 从 单独的 hdr 寄存器. 位 在
这 imask 寄存器 使能 和 使不能运转 所有 hip 读 中断
或者 所有 hip 写 中断. 所以, 为 例子, 一个 写 至 hdr4
将 导致 一个 中断 仅有的 如果 两个都 这
hdr4 写
位 在
hmask 和 这
hip 写
中断 使能 位 在 imask 是
设置.
这 hip 提供 一个 第二 方法 的 booting 这 adsp-2111
在 这个 这 host 处理器 负载 说明 在 这 hip. 这
adsp-2111 automatically transfers 这 数据, 在 这个 情况
opcodes, 至 内部的 程序 记忆. 这 bmode 管脚
确定 whether 这 adsp-2111 boots 从 这 host
处理器 通过 这 hip 或者 从 外部 非易失存储器 在 这
数据 总线.
中断
这 adsp-21xx’s 中断 控制 lets 这 处理器
respond 至 中断 和 一个 最小 的 overhead. 向上 至 三
外部 中断 输入 管脚,
IRQ0
,
IRQ1
, 和
IRQ2
, 是
提供.
IRQ2
是 总是 有 作 一个 专心致志的 管脚;
IRQ1
IRQ0
将 是 alternately 配置 作 部分 的 串行 端口 1. 这
adsp-21xx 也 支持 内部的 中断 从 这 计时器, 这
串行 端口, 和 这 host 接口 端口 (在 这 adsp-2111).
这 中断 是 内部 prioritized 和 individually
maskable (除了 为
重置
这个 是 非-maskable). 这
IRQx
输入 管脚 能 是 编写程序 为 也 水平的- 或者 边缘-
敏锐的. 这 中断 priorities 为 各自 adsp-21xx
处理器 是 显示 在 表格 iii.
这 adsp-21xx 使用 一个 vectored 中断 scheme: 当 一个
中断 是 acknowledged, 这 处理器 shifts 程序 控制
至 这 中断 vector 地址 相应的 至 这 中断
received. 中断 能 是 optionally nested 所以 那 一个 高等级的
priority 中断 能 preempt 这 目前 executing 中断
维护 routine. 各自 中断 vector location 是 四 instruc-
tions 在 长度 所以 那 简单的 维护 routines 能 是 coded
全部地 在 这个 空间. 变长 维护 routines 需要 一个
额外的 jump 或者 call 操作指南.
单独的 中断 requests 是 logically anded 和 这 位
在 这 imask 寄存器; 这 最高的-priority unmasked 中断
是 然后 选择.
这 中断 控制 寄存器, icntl, 准许 这 外部
中断 至 是 设置 作 也 边缘- 或者 水平的-敏感的. 取决于
在 位 4 在 icntl, 中断 维护 routines 能 也 是
nested (和 高等级的 priority 中断 带去 precedence) 或者 是
processed sequentially (和 仅有的 一个 中断 维护 起作用的 在
一个 时间).
有伸缩性的 framing
—the sports 有 独立 framing
为 这 transmit 和 receive 功能; 各自 函数 能 run 在
一个 frameless 模式 或者 和 框架 同步 信号 inter-
nally 发生 或者 externally 发生; 框架 同步 信号 将
是 起作用的 高 或者 inverted, 和 也 的 二 脉冲波 widths 和
timings.
不同的 文字 长度
—each sport 支持 串行 数据
文字 长度 从 3 至 16 位.
companding 在 硬件
—each sport 提供 optional
一个-law 和
µ
-law companding 符合 至 ccitt recommen-
dation g.711.
有伸缩性的 中断 scheme
—receive 和 transmit 功能
能 发生 一个 唯一的 中断 在之上 completion 的 一个 数据 文字
转移.
autobuffering 和 单独的-循环 overhead
—each sport
能 automatically receive 或者 transmit 这 内容 的 一个 全部
圆形的 数据 缓存区 和 仅有的 一个 overhead 循环 每 数据 文字;
一个 中断 是 发生 之后 这 转移 的 这 全部 缓存区 是
完成.
multichannel 能力
(sport0 仅有的)
—SPORT0
提供 一个 multichannel 接口 至 selectively receive 或者
transmit 一个 24-文字 或者 32-文字, 时间-分隔 多路复用 串行
位 stream; 这个 特性 是 特别 有用的 为 t1 或者 cept
接口, 或者 作 一个 网络 交流 scheme 为 多样的
processors. (便条 那 这 adsp-2105 包含 仅有的 sport1,
不 sport0, 和 因此 做 不 提供 multichannel 运作.)
alternate 配置
—sport1 能 是 alternatively
配置 作 二 外部 中断 输入 (
IRQ0
,
IRQ1
) 和
这 标记 在 和 标记 输出 信号 (fi, fo).
这 adsp-2111 包含 一个 host 接口 端口 (hip), 一个
并行的 i/o 端口 那 准许 容易 连接 至 一个 host 处理器.
通过 这 hip, 这 adsp-2111 能 是 accessed 用 这 host
处理器 作 一个 记忆-编排 附带的. 这 host 接口
端口 能 是 想法 的 作 一个 范围 的 双-ported 记忆, 或者
mailbox 寄存器, 那 准许 交流 在 这
computational 核心 的 这 adsp-2111 和 这 host 计算机.
这 host 接口 端口 是 完全地 异步的. 这 host
处理器 能 写 数据 在 这 hip 当 这 adsp-2111 是
运行 在 全部 速.
三 管脚 配置 这 hip 为 运作 和 不同的 类型
的 host processors. 这 hsize 管脚 configures hip 为 8- 或者 16-
位 交流 和 这 host 处理器. hmd0 configures
这 总线 strobes, selecting 也 独立的 读 和 写 strobes
或者 一个 单独的 读/写 选择 和 一个 host 数据 strobe. hmd1
选择 也 独立的 地址 (3-位) 和 数据 (16-位) buses 或者
一个 多路复用 16-位 地址/数据 总线 和 地址 获得 使能.
tying 这些 管脚 至 适合的 值 configures 这 adsp-
2111 为 笔直地-线 接口 至 一个 多样性 的 工业-标准
微处理器 和 microcomputers.
这 hip 包含 六 数据 寄存器 (hdr5-0) 和 二 状态
寄存器 (hsr7-6) 和 一个 有关联的 hmask 寄存器 为
masking 中断 从 单独的 hip 数据 寄存器. 这 hip
数据 寄存器 是 记忆-编排 在 这 内部的 数据 记忆
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com