首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:347881
 
资料名称:uPD72107GC-3B9
 
文件大小: 182.6K
   
说明
 
介绍:
LAP-B CONTROLLER(Link Access Procedure Balanced mode)
 
 


: 点此下载
  浏览型号uPD72107GC-3B9的Datasheet PDF文件第2页
2
浏览型号uPD72107GC-3B9的Datasheet PDF文件第3页
3
浏览型号uPD72107GC-3B9的Datasheet PDF文件第4页
4
浏览型号uPD72107GC-3B9的Datasheet PDF文件第5页
5

6
浏览型号uPD72107GC-3B9的Datasheet PDF文件第7页
7
浏览型号uPD72107GC-3B9的Datasheet PDF文件第8页
8
浏览型号uPD72107GC-3B9的Datasheet PDF文件第9页
9
浏览型号uPD72107GC-3B9的Datasheet PDF文件第10页
10
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
6
µ
PD72107
1. 管脚
1.1 管脚 功能
SDIP QFP QFJ 起作用的
管脚 非. 管脚 非. 管脚 非. 水平的
V
CC
47 68 50 +5 v 电源 供应
70 51
14 27 15 地面 (0 v)
51 28 16 便条 那 那里 是 更多 比 一个 地面 管脚.
74 55
CLK 13 26 14 I 系统 时钟 输入
(时钟) 输入 时钟 的 1 mhz 至 8.2 mhz.
重置 8 22 10 I L initializes 这 内部的
µ
pd72107. 起作用的 宽度 的
(重置) 更多 比 7 clk 时钟 循环 是 必需的 (时钟
输入 是 必需的).
之后 重置, 这个 管脚 变为 一个 总线 从动装置.
PU 12 25 13 I 拉 向上 至 高 水平的 当 使用 在 正常的 运作.
(拉 向上)
CS 48 71 52 I L 当 总线 主控
(碎片 选择) 设置 至 使不能运转.
当 总线 从动装置
读/写 运作 从 这 host 处理器 在 低
水平的 是 使能.
MRD 52 75 56 O L 当 总线 主控
(记忆读) 3-状态 读 这 数据 的 这 外部 记忆 在 低 水平的.
当 总线 从动装置
高 阻抗
MWR 53 76 57 O L 当 总线 主控
(记忆写) 3-状态 写 这 数据 至 这 外部 记忆 在 低 水平的.
当 总线 从动装置
高 阻抗
IORD 49 72 53 I L 这个 管脚 是 使用 当 这 外部 host 处理器
(i/o 读) 读 这 内容 的 这 内部的 寄存器 的 这
µ
pd72107.
IOWR 50 73 54 I L 这个 管脚 是 使用 当 这 外部 host 处理器
(i/o 写) 写 这 数据 至 这 内部的 寄存器 的 这
µ
pd72107.
ASTB 60 5 64 O H 这个 管脚 是 使用 至 获得 这 地址 输出 从
(地址 strobe)
µ
pd72107 externally.
i/opin 名字 函数
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com