7
GP2021
区别 在 real 和 complex_输入
模式
这 输入 模式 是 选择 用 thefront_终止_模式 位
在 这 系统_建制 寄存器. 它 defaults 至 real_输入
模式 在 电源 向上. 这 differences 在 real 和
complex 输入 模式 是 summarised 在 这 下列的 表格.
描述 real_输入 模式 complex_输入 模式
推荐 主控 时钟 频率 40MHz 35MHz
gp2021 内部的 clocking
1
±
7
÷
6
微观的_clk 2 输出 频率 20MHz 17.5mhz
mark : 空间 1:1 1:1
管脚 非 76 sign 0 sign_i
管脚 非 77 mag 0 mag_i
管脚 非 78 sign 1 sign_q
管脚 非 79 mag 1 mag_q
输入 信号 抽样 比率 5.714mhz 5.833mhz
sampclk 输出 频率 5.714mhz 不 有
mark : 空间 4:3 (使保持 低)
)
注释. 1 这 gp2021 中断 和 tic timebase dividers 是 clocked 用 这个 结果 时钟.
2 这 mclk 输出 是 获得 从 这个 信号. 在 arm 模式 这 阶段 的 mclk 是 拉长 用 这
微处理器 接口 块.
函数的 描述
这 gp2021 包含 一个 12 频道 gps correlator,
一起 和 微处理器 支持 功能 包含 一个
双 uart, 一个 real 时间 时钟 和 记忆 控制 逻辑 为
这 arm60 微处理器. 它 能 是 配置 为 也
arm 系统 模式 或者 标准 接口 模式. 一个 块
图解 的 这 gp2021 是 显示 在 图. 3.
whilst 在 arm 系统 模式 这 记忆 控制 逻辑
准许 一个 arm60 微处理器 至 接口 和 这
correlator, real 时间 时钟, 双 uart 和 一个 多样性 的
记忆 设备 (i.e.
sram, 非易失存储器, flash 和 可擦可编程只读存储器), 没有 这 需要 为
外部 glue 逻辑.
在 标准 接口 模式 这 gp2021 准许 大多数 16
和 32 位 微处理器 至 接口 和 这 correlator,
real 时间 时钟 和 双 uart. 更多 specifically, 这个 模式
准许 这 接口 至 是 配置 为 也 intel 或者 motorola
样式 微处理器 接口.
在 这 函数的 描述 这个 跟随 这 correlator 是
描述 第一, followed 用 这 附带的 功能.
meas_int
d<15:0>
rxa, rxb
txa, txb
XIN
XOUT
sign, mag
SAMPCLK
clk_t
, clk_i
电源_好的
pll_锁
微观的_clk
nreset_ip
nreset_运算
一个<22:20>
ARM60
接口
记忆
接口
ale_ip
NCS
WREN
读
NARMSYS
一个<9:0>
NINTELMOT
WRPROG
12 频道
CORRELATOR
GPS
电源 &放大;
重置
控制
双
UART
REAL
– 时间
时钟
控制
总线
数据
总线
微处理器 interf
ACE
arm 系统
标准
接口
accum_int
图. 3 : gp2021 块 图解