www.fairchildsemi.com 2
GTLP18T612
管脚 描述 连接 图解
函数的 描述
这 gtlp18t612 是 一个 18 位 注册 transceiver containing d-类型 flip-flop, 获得 和 transparent 模式 的 运作
为 这 数据 path. 数据 流动 在 各自 方向 是 控制 用 这 时钟 使能 (ceab
和 ceba), 获得 使能 (leab
和 leba), 时钟 (clkab 和 clkba) 和 输出 使能 (oeab
和 oeba). 这 时钟 使能 (ceab和 ceba) 和
这 输出 使能 (oeab
和 oeba) 控制 这 18 位 的 数据 为 这 一个-至-b 和 b-至-一个 方向 各自.
为 一个-至-b 数据 流动, 当 ceab
是 低, 这 设备 运作 在 这 低-至-高 转变 的 clkab 为 这 flip-flop
和 在 这 高-至-低 转变 的 leab 为 这 获得 path. 那 是, 如果 ceab
是 低 和 leab 是 低 这 一个 数据 是
latched regardless 作 至 这 状态 的 clkab (高 或者 低) 和 如果 leab 是 高 这 设备 是 在 transparent 模式. 当
OEAB
是 低 这 输出 是 起作用的. 当 oeab 是 高 这 输出 是 高 阻抗. 这 数据 流动 的 b-至-一个 是
类似的 除了 那 ceba
, oeba, leba, 和 clkba 是 使用.
管脚 names 描述
OEAB
一个-至-b 输出 使能
(起作用的 低) (lvttl 水平的)
OEBA
b-至-一个 输出 使能
(起作用的 低) (lvttl 水平的)
CEAB
一个-至-b 时钟/le 使能
(起作用的 低) (lvttl 水平的)
CEBA
b-至-一个 时钟/le 使能
(起作用的 低) (lvttl 水平的)
LEAB 一个-至-b 获得 使能
(transparent 高) (lvttl 水平的)
LEBA b-至-一个 获得 使能
(transparent 高) (lvttl 水平的)
V
REF
gtlp 输入 门槛
涉及 电压
CLKAB 一个-至-b 时钟 (lvttl 水平的)
CLKBA b-至-一个 时钟 (lvttl 水平的)
A1–A18 一个-至-b 数据 输入 或者
b-至-一个 3-状态 输出
B1–B18 b-至-一个 数据 输入 或者
一个-至-b 打开 流 输出