1999 8月 31 2
飞利浦 半导体 产品 规格
32-位 缓存区/线条 驱动器; 和 30
Ω
序列 末端
电阻器; 5 v 输入/输出 tolerant; 3-状态
74lvc322244a;
74LVCH322244A
特性
•
5 v tolerant 输入/输出 为 接合 和 5 v 逻辑
•
宽 供应 电压 范围 的 1.2 至 3.6 V
•
cmos 低 电源 消耗量
•
MULTIBYTE
流动-trough 标准 管脚-输出 architecture
•
低 电感 多样的 电源 和 地面 管脚 为
最小 噪音 和 地面 bounce
•
直接 接口 和 ttl 水平
•
总线 支撑 在 数据 输入 (74lvch322244a 仅有的)
•
整体的 30
Ω
末端 电阻器
•
典型 输出 地面 bounce 电压:
V
OLP
<0.8 V 在 V
CC
= 3.3 v; t
amb
=25
°
C
•
典型 输出 v
OH
undershoot 电压:
V
OHV
>2vatv
CC
= 3.3 v; t
amb
=25
°
C
•
电源-止 无能 输出, permitting live 嵌入
•
塑料 fine-程度 球 grid 排列 包装.
描述
这 74lvc(h)322244a 是 一个 高-效能, 低-电源,
低-电压, si-门 cmos 设备, 更好的 至 大多数
先进的 cmos 兼容 ttl families. 输入 能 是
驱动 从 也 3.3 或者 5 V 设备. 在 3-状态 运作,
输出 能 handle 5 v. 这些 特性 准许 这 使用 的
这些 设备 在 一个 mixed 3.3 和 5 v 环境.
这 74lvc(h)322244a 是 一个 32-位 非-反相的 缓存区/线条
驱动器 和 3-状态 输出. 这 3-状态 输出 是
控制 用 这 输出 使能 输入 1oe 和 2oe.
一个 高 在 输入 noe 导致 这 输出 至 假设 一个
高-阻抗 止-状态.
这 74lvc(h)322244a 是 设计 和 30
Ω
序列
末端 电阻器 在 两个都 高 和 低 输出 stages
至 减少 线条 噪音.
至 确保 这 高-阻抗 状态 在 电源-向上 或者
电源-向下, 输入 noe 应当 是 系 至 v
CC
通过 一个
拉-向上 电阻; 这 最小 值 的 这 电阻 是
决定 用 这 电流-sinking 能力 的 这 驱动器.
这 74lvch322244a 总线 支撑 数据 输入 电路
排除 这 需要 为 外部 拉-向上 电阻器 至 支撑
unused 或者 floating 数据 输入 在 一个 有效的 逻辑 水平的 (看
图.3).
快 涉及 数据
地面 = 0 v; t
amb
=25
°
c; t
r
=t
f
≤
2.5 ns.
便条
1. C
PD
是 使用 至 决定 这 动态 电源 消耗 (p
D
在
µ
w).
P
D
=C
PD
×
V
CC
2
×
f
i
+
Σ
(c
L
×
V
CC
2
×
f
o
) 在哪里:
f
i
= 输入 频率 在 mhz;
f
o
= 输出 频率 在 mhz;
C
L
= 输出 加载 电容 在 pf;
V
CC
= 供应 电压 在 伏特;
Σ
(c
L
×
V
CC
2
×
f
o
) = 总 的 这 输出.
标识 参数 情况 典型 单位
t
PHL
/t
PLH
传播 延迟 na
n
至 nY
n
C
L
= 50 pf; v
CC
= 3.3 V 2.9 ns
C
I
输入 电容 5.0 pF
C
PD
电源 消耗 电容 每
缓存区
V
I
= 地 至 V
CC
; 便条 1 25 pF