首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:372222
 
资料名称:HD6412350F
 
文件大小: 3753.38K
   
说明
 
介绍:
The H8S/2000 CPU has an internal 32-bit architecture, is provided with sixteen 16-bit general registers and a concise
 
 


: 点此下载
  浏览型号HD6412350F的Datasheet PDF文件第5页
5
浏览型号HD6412350F的Datasheet PDF文件第6页
6
浏览型号HD6412350F的Datasheet PDF文件第7页
7
浏览型号HD6412350F的Datasheet PDF文件第8页
8

9
浏览型号HD6412350F的Datasheet PDF文件第10页
10
浏览型号HD6412350F的Datasheet PDF文件第11页
11
浏览型号HD6412350F的Datasheet PDF文件第12页
12
浏览型号HD6412350F的Datasheet PDF文件第13页
13
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
iii
部分 5 中断 控制
......................................................................................... 91
5.1 overview............................................................................................................................ 91
5.1.1 特性................................................................................................................. 91
5.1.2 块 图解...................................................................................................... 92
5.1.3 管脚 配置.................................................................................................. 93
5.1.4 寄存器 配置.......................................................................................... 93
5.2 寄存器 描述 ......................................................................................................... 94
5.2.1 系统 控制 寄存器 (syscr)....................................................................... 94
5.2.2 中断 priority 寄存器 一个 至 k (ipra 至 iprk) ............................................ 95
5.2.3 irq 使能 寄存器 (ier) ................................................................................... 96
5.2.4 irq sense 控制 寄存器 h 和 l (iscrh, iscrl) ..................................... 97
5.2.5 irq 状态 寄存器 (isr) .................................................................................... 98
5.3 中断 来源................................................................................................................ 99
5.3.1 外部 中断 ................................................................................................ 99
5.3.2 内部的 中断.................................................................................................. 100
5.3.3 中断 例外 处理 vector 表格 ......................................................... 100
5.4 中断 运作............................................................................................................. 104
5.4.1 中断 控制 模式 和 中断 运作 ................................................ 104
5.4.2 中断 控制 模式 0...................................................................................... 107
5.4.3 中断 控制 模式 2...................................................................................... 109
5.4.4 中断 例外 处理 sequence ............................................................... 111
5.4.5 中断 回馈 时间 ..................................................................................... 113
5.5 用法 注释 ....................................................................................................................... 114
5.5.1 contention 在 中断 一代 和 disabling ..................................... 114
5.5.2 说明 那 使不能运转 中断....................................................................... 115
5.5.3 时间 当 中断 是 无能 ..................................................................... 115
5.5.4 中断 在 执行 的 eepmov 操作指南.......................................... 115
5.6 dtc 和 dmac 触发 用 中断.......................................................................... 116
5.6.1 overview............................................................................................................... 116
5.6.2 块 图解...................................................................................................... 116
5.6.3 运作 .............................................................................................................. 117
部分 6 总线 控制
.................................................................................................. 119
6.1 overview............................................................................................................................ 119
6.1.1 特性................................................................................................................. 119
6.1.2 块 图解...................................................................................................... 121
6.1.3 管脚 配置.................................................................................................. 122
6.1.4 寄存器 配置.......................................................................................... 123
6.2 寄存器 描述 ......................................................................................................... 124
6.2.1 总线 宽度 控制 寄存器 (abwcr) ............................................................... 124
6.2.2 进入 状态 控制 寄存器 (astcr).............................................................. 125
6.2.3 wait 控制 寄存器 h 和 l (wcrh, wcrl) .............................................. 126
6.2.4 总线 控制 寄存器 h (bcrh) .......................................................................... 130
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com