首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:372524
 
资料名称:HD9P6409-9
 
文件大小: 68.67K
   
说明
 
介绍:
CMOS Manchester Encoder-Decoder
 
 


: 点此下载
  浏览型号HD9P6409-9的Datasheet PDF文件第1页
1
浏览型号HD9P6409-9的Datasheet PDF文件第2页
2

3
浏览型号HD9P6409-9的Datasheet PDF文件第4页
4
浏览型号HD9P6409-9的Datasheet PDF文件第5页
5
浏览型号HD9P6409-9的Datasheet PDF文件第6页
6
浏览型号HD9P6409-9的Datasheet PDF文件第7页
7
浏览型号HD9P6409-9的Datasheet PDF文件第8页
8
浏览型号HD9P6409-9的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
5-3
管脚 描述
管脚
号码 类型 标识 名字 描述
1 I BZl 双极 零 输入 使用 在 conjunction 和 管脚 2, 双极 一个 输入 (bol), 至 输入 manchester ii
encoded 数据 至 这 解码器, bzi 和 bol 是 logical complements. 当 使用
管脚 3, 单极的 数据 输入 (udi) 为 数据 输入, bzi 必须 是 使保持 高.
2 I BOl 双极 一个 输入 使用 在 conjunction 和 管脚 1, 双极 零 输入 (bzi), 至 输入 manchester ii
encoded 数据 至 这 解码器, boi 和 bzi 是 logical complements. 当 使用
管脚 3, 单极的 数据 输入 (udi) 为 数据 输入, bol 必须 是 使保持 低.
3 I UDI 单极的 数据 输入 一个 alternate 至 双极 输入 (bzl, bol), 单极的 数据 输入 (udl) 是 使用 至 输入
manchester ii encoded 数据 至 这 解码器. 当 使用 管脚 1 (bzl) 和 管脚 2
(bol) 为 数据 输入, udi 必须 是 使保持 低.
4 i/o sd/cds 串行 数据/com-
mand 数据 同步
在 这 转换器 模式, sd/cds 是 一个 输入 使用 至 receive 串行 nrz 数据. nrz
数据 是 accepted synchronously 在 这 下落 边缘 的 encoder 时钟 输出
(eclk). 在 这 repeater 模式, sd/cds 是 一个 输出 表明 这 状态 的 last
有效的 同步 模式 received. 一个 高 indicates 一个 command 同步 和 一个 低 indicates
一个 数据 同步 模式.
5 O SDO 串行 数据 输出 这 解码 串行 nrz 数据 是 transmitted 输出 synchronously 和 这 解码器
时钟 (dclk). sdo 是 强迫 低 当 rst 是 低.
6OSRST 串行 重置 在 这 转换器 模式, srst 跟随 rst. 在 这 repeater 模式, 当 rst 变得
低, srst 变得 低 和 仍然是 低 之后 rst 变得 高. srst 变得 高 仅有的
rst 是 高, 这 重置 位 是 零, 和 一个 有效的 同步 sequence 是
received.
7ONVM 有效的 Manchester 一个 低 在 nvm indicates 那 这 解码器 有 received invalid manchester 数据
和 呈现 数据 在 串行 数据 输出 (sdo) 是 invalid. 一个 高 indicates 那 这
同步 脉冲波 和 数据 是 有效的 和 sdo 是 有效的. nvm 是 设置 低 用 一个 低 在 rst,
和 仍然是 低 之后 rst 变得 高 直到 有效的 同步 脉冲波 followed 用 二 有效的
manchester 位 是 received.
8 O DCLK 解码器 时钟 这 解码器 时钟 是 一个 1x 时钟 recovered 从 bzl 和 bol, 或者 udi 至 synchro-
nously 输出 received nrz 数据 (sdo).
9IRST 重置 在 这 转换器 模式, 一个 低 在 rst forces sdo, dclk, nvm, 和 srst 低.
一个 高 在 rst 使能 sdo 和 dclk, 和 forces srst 高. nvm 仍然是
低 之后 rst 变得 高 直到 一个 有效的 同步 脉冲波 followed 用 二 manchester 位
是 received, 之后 这个 它 变得 高. 在 这 repeater 模式, rst 有 这 一样 ef-
fect 在 sdo, dclk 和 nvm 作 在 这 转换器 模式. 当 rst 变得 低,
srst 变得 低 和 仍然是 低 之后 rst 变得 高. srst 变得 高 仅有的
rst 是 高, 这 重置 位 是 零 和 一个 有效的 同步 sequence 是
received.
10 I 地面 地面
11 O C
O
时钟 输出 缓冲 输出 的 时钟 输入 i
X
. 将 是 使用 作 时钟 信号 为 其它 peripherals.
12 I I
X
时钟 输入 I
X
是 这 输入 为 一个 外部 时钟 或者, 如果 这 内部的 振荡器 是 使用, i
X
和 o
X
是 使用 为 这 连接 的 这 结晶.
13 O O
X
时钟 驱动 如果 这 内部的 振荡器 是 使用, o
X
和 i
X
是 使用 为 这 连接 的 这 crys-
tal.
14 I MS 模式 选择 ms 必须 是 使保持 低 为 运作 在 这 转换器 模式, 和 高 为 运作
在 这 repeater 模式.
15 I CTS ClearSend 在 这 转换器 模式, 一个 高 使不能运转 这 encoder, forcing 输出 boo, bzo 高
和 eclk 低. 一个 高 至 低 转变 的 cts initiates 传递 的 一个 command
同步 脉冲波. 一个 低 在 cts 使能 boo, bzo, 和 eclk. 在 这 repeater 模式,
这 函数 的 cts 是 完全同样的 至 那 的 这 转换器 模式 和 这 例外 那
一个 转变 的 cts 做 不 initiate 一个 同步 sequence.
16 O ECLK Encoder时钟 在 这 转换器 模式, eclk 是 一个 1x 时钟 输出 使用 至 receive 串行 nrz 数据
至 sd/cds. 在 这 repeater 模式, eclk 是 一个 2x 时钟 这个 是 recovered 从
bzl 和 bol 数据 用 这 数字的 阶段 锁 循环.
hd-6409
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com